帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
智原採用Mentor Graphics可測試設計工具
 

【CTIMES/SmartAuto 楊青蓉 報導】   2002年07月15日 星期一

瀏覽人次:【748】

Mentor Graphics於日前表示,智原科技(Faraday)已決定採用Mentor Graphics的可測試設計(DFT)工具,並將它用於智原的系統單晶片設計流程;Mentor擁有已通過實際考驗的可測試性設計技術,並能協助客戶提高生產力、改善測試品質和降低測試成本。智原是已通過矽晶實證的矽智財元件主要供應商,也提供系統單晶片設計服務。智原認為今日的系統單晶片設計需要多套設計解決方案,才能確保這些元件獲得完整徹底的測試。

Mentor Graphics表示,該公司所提供的可測試性設計工具,可用來測試複雜的系統單晶片設計,這些工具擁有很高的錯誤涵蓋率和應用彈性,可加入任何設計流程。智原將利用FastScan工具執行自動測試圖樣產生,MBISTArchitect執行記憶體內建自我測試;為使測試流程更完整,智原還將使用BSDArchitect實作自動邊界掃瞄功能,DFTAdvisor執行掃瞄合成和可測試性分析,並使用DFTInsight工具執行圖形導向的可測試性設計除錯與分析。

智原ASIC技術副總裁黃奇邑博士表示,「智原的發展時程非常緊迫,可用頻寬卻相當有限;Mentor為智原提供所須的可測試設計工具,使其能在最短時間內,為系統單晶片設計產生非常高品質的測試。」MBISTArchitect工具提供完整的記憶體內建自我測試功能,不但節省晶片面積,達成極高的錯誤涵蓋率,還能將測試時間減至最少;智原可從一組事先定義的業界標準演算法中選擇,例如March C和Checkerboard,或是選擇工具本身提供的MBIST Flex使用者定義演算法,利用它們的彈性測試圖樣能力執行全速(at-speed)測試,藉以找出與技術有關的各種錯誤。MBIST Full-Speed是一種採用管線執行技術(pipelining)的全速內建自我測試功能,可大幅減少測試應用時間;此外,這套工具還提供完整的組態設定能力,讓測試資料的重複使用更方便。

關鍵字: 明導國際(Mentor Graphics智原科技  黃奇邑博士  EDA 
相關新聞
智原加入英特爾晶圓代工設計服務聯盟 滿足客戶高階應用需求
智原科技採用Cadence OrbitIO與SiP佈局工具大幅節省封裝設計時程
智原科技採用Cadence OrbitIO與SiP佈局工具節省封裝設計時程
智原科技與Fresco Logic宣布一項USB 3.0合作計劃
智原科技宣佈開始提供SiP設計服務
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.221.238.204
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw