帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
華虹NEC與Synopsys合作開發新一代IC設計流程
 

【CTIMES/SmartAuto 報導】   2004年03月30日 星期二

瀏覽人次:【1775】

EE Times網站報導,EDA大廠Synopsys與中國大陸晶圓業者上海華虹NEC(HHNEC),日宣佈雙方將針對華虹NEC之0.25微米製程生產線,共同開發新一代的參考設計流程,此一經過驗証的流程採用Synopsys Galaxy設計平台和華虹NEC的I/O和0.25微米標準單元庫,可解決複雜SoC設計所產生之問題,縮短設計時程。

該報導指出,為滿足快速發展之中國大陸IC設計客戶之高階需求,華虹NEC決定與Synopsys共同開發新的參考設計流程,使雙方共同的客戶能夠從中獲益。而該已完成的設計流程,按照典型之RTL到GDSII的SoC設計流程,並提供了三個階段的系統性方法。

第一階段是設計整合階段,使用Design Compiler和DFT Compiler生成設計閘級網表;第二階段則是設計實現階段,使用Astro和Physical Compiler進行佈局和佈線;進入第三階段的是設計最佳化和認可階段,在Star-RCXT的支援下,使用PrimeTime進行了考慮精確寄生效應的時序分析,並使用設計最佳化和晶片修整工具Astro實現時序收斂。

最後,在華虹NEC進行生產之前,則使用實體驗証工具Hercules對整個設計GDSII檔案進行驗証和認可。

關鍵字: Synopsys  華虹NEC 
相關新聞
新思科技在越南成立IC設計人才中心 培育在地半導體發展
Imagination與Synopsys合作 加速3D可視化技術發展
安立知與Synopsys共同展示全球首款PCIe 5.0 Rx LEQ測試系統
滿足功耗/效能/晶片面積需求 新思推新系列ARC HS處理器
美高森美和Synopsys延續OEM合作 客製化支援新型PolarFire FPGA
comments powered by Disqus
相關討論
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.22.101.151
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw