帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
TOSHIBA採用Cadence益華電腦的ENCOUNTER RTL Compiler
 

【CTIMES/SmartAuto 報導】   2004年12月23日 星期四

瀏覽人次:【1237】

Cadence益華電腦宣布,Toshiba America Electronic Components, Inc.(TAEC)已引進一套設計套件,支援在客製化SoC和ASIC設計上採用Encounter RTL Compiler合成技術的客戶。這一新套件可運用在TC280(130奈米)、TC300(90奈米)及更新的製程技術上,客戶現在可配合Encounter RTL Compiler,在RTL到netlist合成階段應用這套平順且經過驗證的流程,並將netlist-to-netlist最佳化。

TAEC設計中心工程副總經理Shigenori Imazato表示,過去兩年從複雜的客製化設計到量產作業,均成功運用SoC Encounter,而這些成功案例多半是TC280(130奈米)製程的技術層次。採用SoC Encounter與Encounter RTL Compiler,讓RTL-to-GDS設計流程更順暢,因而達成更好的效能與更快速的處理週期。

Cadence益華電腦合成解決方案企業集團副總徐季平表示,TAEC一直是Encounter RTL Compiler長期的愛用者,自2002年起就開始應用在世上最快的64位元MIPs核心上。正由於Encounter RTL Compiler經證實具有提高晶片效能、加速處理週期與產出較好的矽晶圓設計品質(QoS : Quality of Silicon)等效益,越來越多像TAEC這樣的客製化SoC及ASIC設計的供應商,選擇使用Encounter RTL Compiler做為其最終合成工具。

好的矽晶圓設計品質可從設計的實體特性得知,可產出較好的效能與較小的設計尺寸。在先進的ASIC設計案件中,提升矽晶圓設計品質極為重要,並且也是縮短產品上市時間的重要因素。

先進的邏輯架構和演算法是產生優異晶片的關鍵步驟,而這也正是Encounter RTL Compiler的優勢。不像其他合成工具依賴過時、局部及逐步改善的技術,RTL Compiler應用全面性的手法,結合多目標、多層次、多路徑技術,可在較短時間內達到最高的矽晶圓設計品質。

關鍵字: 可編程處理器  電子邏輯元件 
相關新聞
MIPS:RISC-V架構具備開放性與靈活性 滿足汽車ADAS運算高度需求
應材於新加坡舉行節能運算高峰會 推廣先進封裝創新合作模式
15隊齊聚郵政大數據黑客松競賽 限36小時奪獎金120萬元
生成式AI海嘯來襲 企業更需要AI雲端服務來實現創新與發展
研究:Android品牌多元化布局高階市場 本地化策略與技術創新將引領潮流
comments powered by Disqus
相關討論
  相關文章
» 未來無所不在的AI架構導向邊緣和雲端 逐步走向統一與可擴展
» 延續後段製程微縮 先進導線採用石墨烯與金屬的異質結構
» 提升供應鏈彈性管理 應對突發事件的挑戰和衝擊
» 專利辯論
» 碳化矽基板及磊晶成長領域 環球晶布局掌握關鍵技術


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BMD2D7IWSTACUKZ
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw