帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Cadence與博通擴大5nm及7nm設計合作
 

【CTIMES/SmartAuto 報導】   2020年01月16日 星期四

瀏覽人次:【3274】

全球電子設計創新廠商益華電腦(Cadence Design Systems, Inc.)宣布,與博通(Broadcom)將針對下一代網通、寬頻、企業儲存、無線及工業應用,擴大其與博通公司的合作。Cadence與博通將以成功的7nm設計為基礎,擴大合作範圍,進一步採用Cadence數位設計實現解決方案進行5nm設計。藉由Cadence解決方案,博通可進一步提高工程效率並改善晶片效能及功耗。

博通公司副總裁兼中央工程部主管Yuan Xing Lee表示:「作為全球基礎設施技術的領導者,我們致力於提供可讓我們的客戶在其各自的市場中脫穎而出的創新產品,有Cadence作?關鍵的矽設計合作夥伴,我們可實現我們的功耗及效能目標,並提供符合客戶期望的最高品質解決方案。」

Cadence總裁Anirudh Devgan博士表示:「我們已與博通合作多年。我們在先進製程設計開發方面擴展的合作夥伴關係,是基於我們過去協力取得的一系列成功以及我們在數位技術領域的整體領導地位。有鑑於網通、寬頻、企業儲存、無線及工業應用的持續增長,我們致力於確保博通使用我們最新的工具產品來推動設計創新及實現卓越的設計。」

Cadence數位設計實現解決方案是更廣泛的數位設計流程的一部份。該流程可提供最佳的功耗、效能及面積(PPA),並縮短周轉時間。該流程支援Cadence智慧系統設計策略,能夠協助系統及半導體公司更有效地實現卓越的系統單晶片(SoC)設計。

關鍵字: 益華電腦(Cadence博通 
相關新聞
Cadence獲頒贈綠色系統夥伴獎 肯定協助台灣產業邁向綠色永續
【東西講座】3D IC設計的入門課!
Cadence:AI 驅動未來IC設計 人才與市場成關鍵
Cadence和NVIDIA合作生成式AI項目 加速應用創新
Cadence與Arm聯手 推動汽車Chiplet生態系統
comments powered by Disqus
相關討論
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
» 光通訊成長態勢明確 訊號完整性一測定江山
» 分眾顯示與其控制技術


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BMBU2SN6STACUKP
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw