帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
不景氣加速FPGA取代 09年ASIC設計將減少22%
 

【CTIMES/SmartAuto 報導】   2009年04月20日 星期一

瀏覽人次:【1060】

市場研究公司Gartner日前表示,FPGA解決方案正在逐漸取代ASIC設計,而今年的金融危機將會加速這樣的趨勢發展。而根據統計,目前雙方的設計數量為30比1。

由於系統整合難度提高、先進製程研發成本增加,以及FPGA和其他可編程的元件的競爭,使得ASIC設計專案的數量一直呈現衰退的局面。Gartner預計,2009年ASIC設計數量將減少22%。而2008年ASIC設計已經減少9.5%。

Gartner的分析師表示,由於多數ASIC廠商需要為取消設計支付費用,因此將來取消設計可能也不會聲張。但有多少設計將永遠也不會向前推進,這是一個關鍵問題。因此,比較可能的情況是,這些有問題的設計將有很大的比例不會投產,最後就只能永遠的被放在計劃階段。

關鍵字: FPGA  ASIC  Gartner 
相關新聞
AMD攜手合作夥伴擴展AI解決方案 全方位強化AI策略布局
NVIDIA乙太網路技術加速被應用於建造全球最大AI超級電腦
2024 Arm科技論壇台北展開 推動建構運算未來的人工智慧革命
NVIDIA將生成式AI工具、模擬和感知工作流程帶入ROS開發者生態系
英特爾針對行動裝置與桌上型電腦AI效能 亮相新一代Core Ultra處理器
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BN4GWEEASTACUK1
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw