账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
三方合作 MIPS研发出新高效ASIC处理器设计
 

【CTIMES / SMARTAUTO ABC_1 报导】    2009年10月30日 星期五

浏览人次:【2240】

Open-Silicon、MIPS、以及Virage Logic共同宣布,成功开发一款测试芯片,展现建置高效能处理器系统的能力。此处理器测试芯片在1.1GHz的频率速度,成功通过65奈米硅晶测试。同时,后续40奈米组件的开发也已开始进行,目标是要超过2.5GHz,并提供5000 DMIPS的效能。这项开发计划采用了Open-Silicon的CoreMAX技术以及超纯量MIPS32 74K处理器核心。

74K处理器核心具备32KB L1指令和数据快取、512KB L2快取、以及系统和内存控制器模块,并采用台积电的65奈米GP制程、搭配标准10轨单元库、以及Virage Logic的SiWare Memory编译程序。此芯片已可成功在1.1GHz速度执行。Open-Silicon应用其专利的CoreMAX效能增强技术于此设计中,可允许设计人员建置数百万个新的标准单元,尤其是用来加速此设计的关键路径。再加上SiWare Memory编译程序和三重Vt制程选项,使得最终设计的各种最差频率收敛达到1.1GHz,并仍保有标准ASIC的余量。

40奈米测试芯片目前正开发中,计划于2010年第一季完成。它的效能目标希望频率能超过2.5GHz,同时最高可提供超过5000 DMIPS的速度。此测试芯片将包含74K处理器核心的浮点运算版本,以及L2快取、系统和内存控制器模块。

關鍵字: ASIC  Open-Silicon  MIPS  Virage Logic  可编程处理器 
相关新闻
R&S首度在MXO示波器上采用ASIC触发区技术 打破资料撷取速率纪录
联发科技展示前瞻共封装光学ASIC设计平台 为次世代AI与高速运算奠基
智原推出ASIC跨地域生产支援服务
创意电子 GLink IP采用proteanTecs裸片对裸片互连监控
R&S为Cubtek与NXP合作推出的4D成像雷达平台提供支援
comments powered by Disqus
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BM7BGAYWSTACUKF
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw