账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
Altera与EDA伙伴携手实现高阶讯号完整性技术
 

【CTIMES / SMARTAUTO ABC_1 报导】    2007年01月26日 星期五

浏览人次:【5594】

Altera公司宣布透过其EDA合作伙伴实现了预加重与等化链路估算(PELE)技术,帮助设计人员在Altera Stratix II GX FPGA中估算讯号的完整性设置。Mentor Graphics公司是首家在工具流程中整合了PELE的EDA合作伙伴。PELE最初只适用于Altera的内部讯号完整性专家系统,与Mentor Graphics HyperLynx工具结合后,高速设计人员采用该技术在几个小时内便可以完成系统仿真,并预测系统性能;而采用别的方式在实验室测试台上验证性能则需要花费数个月的时间。

透过完整的Stratix II GX的Multi-gigabit收发器MATLAB模型,PELE技术利用从用户序列信道中独立提取或者测量到的频域特征参数,来为每一个信道搜索讯号完整性的最佳设置。Stratix II GX FPGA整合了在600Mbps至6.375Gbps工作的20个低功率消耗收发器,这种方法降低了确定其最佳讯号完整性设置时的估算误差。

Altera亚太区市场总监梁乐观先生表示:「在我们EDA合作伙伴设计工具中整合PELE,可加速客户进行Multi-gigabit收发器设计,并帮助其将产品迅速推向市场的关键步骤。Altera致力于提供工具来帮助客户以最高效的方法开发下一代系统。」

關鍵字: EDA  FPGA  Altera  梁樂觀  可编程处理器 
相关新闻
AMD携手合作夥伴扩展AI解决方案 全方位强化AI策略布局
NVIDIA乙太网路技术加速被应用於建造全球最大AI超级电脑
Arm Tech Symposia 2024於台北展开 推动建构运算未来的人工智慧革命
NVIDIA将生成式AI工具、模拟和感知工作流程带入ROS开发者生态系
英特尔针对行动装置与桌上型电脑AI效能 亮相新一代Core Ultra处理器
comments powered by Disqus
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BP2I6A1SSTACUKL
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw