账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
设计更务实 Lattice推出全球最小FPGA
 

【CTIMES / SMARTAUTO ABC_1 报导】    2014年07月16日 星期三

浏览人次:【4626】

相较于Xilinx(赛灵思)与Altera两大FPGA(可编程逻辑闸阵列)业者,Lattice(莱迪思半导体)在并购Silicon Blue后,开始全力往消费性电子领域发展,在出货方面也一直有相当亮眼的表现。其中iCE40系列产品线已在诸多消费性电子终端产品已有相当的市场基础,据Lattice官方表示,自2012年推出该系列产品线后,出货量已达到数亿颗之多。而为了强化iCE40产品线的火力,Lattice祭出iCE40 Ultra,希望能进一步深耕既有的应用市场。

Lattice台湾区业务经理Ted Lee(摄影:姚嘉洋)
Lattice台湾区业务经理Ted Lee(摄影:姚嘉洋)

Lattice台湾区业务经理Ted Lee指出,相较于前一代的产品线,在封装与制程上并无太大的改变。制程方面仍是采用40奈米,面积最小可达3.7mm2。但比较不同的是,iCE40 Ultra虽然是FPGA架构,但也整合了相当多的硬体电路,像是内建了三组24mA与一组500mA的定电流吸收器及两个可编程设计的I2C与SPI介面,还有10kHz的低功耗震荡器等,这都是前一代的产品线所没有的。

Ted Lee进一步谈到,延续过去iCE40系列在既有终端应用的优势,考量到在设计实务上,工程师多少还是有可能会面临FPGA在LUT(Look-up Table;查找表)方面不足的问题,前一代在进行介面设计时,因为没有I2C与SPI的关系,所以必须动用到LUT,但就会造成其他方面在使用LUT上不足,所以在新一代的产品上导入I2C与SPI,以让设计人员在设计上能有更多的余裕。除此之外,像是三组24mA的定电流吸收器,这就近似于一般的LED的驱动元件,在进行LED驱动设计时,就能免去驱动电路以省不必要的元件。

Ted Lee谈到,目前一般驱动LED电路的电流,大多都是以24mA为基准,所以理论上可以一次驱动三组LED电路,但还是要看实际的LED所需要的驱动电流大小而定。

值得一提的是,iCE40 Ultra也能因应4G LTE天线调谐,Ted Lee透露,针对多频多模的设计,就实务上的确有相当的难度,FPGA本身就是属于可以随时弹性设计的晶片架构,针对不同频段或是不同SIN卡的设计,会相对来得容易许多。他同意,目前就4G技术竞赛上,目前仍是高通居于领先优势,若系统整合业者想在4G讯号表现上能更有出色的表现,在一些讯号相对较弱或是死角的地方,可以采用联发科的4G晶片搭配iCE40 Ultra的设计,这或许是相对实务的作法。

關鍵字: FPGA  iCE40  LTE  消費性電子  LED  Lattice 
相关新闻
AI PC市场蓬勃 新一轮晶片战一触即发
AMD携手合作夥伴扩展AI解决方案 全方位强化AI策略布局
NVIDIA乙太网路技术加速被应用於建造全球最大AI超级电脑
Arm Tech Symposia 2024於台北展开 推动建构运算未来的人工智慧革命
NVIDIA将生成式AI工具、模拟和感知工作流程带入ROS开发者生态系
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CPCHQXXYSTACUKF
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw