帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
智原科技0.13µm客戶晶片導入量產
 

【CTIMES/SmartAuto 籃貫銘 報導】   2005年11月25日 星期五

瀏覽人次:【1544】

智原科技 十一月二十四日宣佈,協助三家客戶在聯電以 0.13µm 先進製程所設計的晶片已成功產出晶圓,在日內取得樣本驗證成功後,將陸續導入量產時程,這是智原自去年第四季迄今一年時間內經營的十餘個 0.13µm 專案中,最先見到的顯著成果,意味著智原以深次微米的知識、經驗與實務為基礎,提供的 IC 設計服務與整合製造的技術和能力已獲得市場的認同。

這些已經完成晶圓產出的 0.13µm 客戶量產晶片,應用領域涵括有高速網路通訊、低電耗行動影像、與手持式電腦週邊電子產品。智原提供給客戶是一應俱全的設計方案,包含豐富的矽智財組合與縝密成熟 ASIC 設計服務方案,這些都是智原多年來於 IC 設計服務產業累積而來的經驗與 Know-how,也是今天智原 0.13µm 技術得以超越其他競爭對手,領先投入量產的主要因素。

智原科技 林孝平 總經理表示:「我們非常高興看到客戶的晶片透過智原的設計服務,從一個設計的概念,經過雙方密切的合作,在預訂時程內,完成晶片設計,通過驗證並邁向量產。這些實績足證智原在 0.13µm 的 IC 設計與製造技術為客戶所信賴,達到今天晶片設計所要求的縮小晶粒面積 、降低電耗與提高效能的需求, 智原始終不變的信念是技術領先與品質的堅持, 這也是我們的服務宗旨所強調的 “Excel Your Idea to Silicon” 。」

智原科技預期在今年年底至明年初,其餘的數顆客戶驗證晶片將陸續產出晶圓,並期待該開發成果挹注於明年0.13µm ASIC 的營收。

關鍵字: 智原科技  林孝平 
相關新聞
智原加入英特爾晶圓代工設計服務聯盟 滿足客戶高階應用需求
智原科技採用Cadence OrbitIO與SiP佈局工具大幅節省封裝設計時程
智原科技採用Cadence OrbitIO與SiP佈局工具節省封裝設計時程
智原科技與Fresco Logic宣布一項USB 3.0合作計劃
智原科技宣佈開始提供SiP設計服務
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BN1X2XISSTACUK3
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw