帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
FPGA內建處理器 加速軟硬協同設計速度
 

【CTIMES/SmartAuto 姚嘉洋 報導】   2014年07月31日 星期四

瀏覽人次:【12540】

在所謂的嵌入式設計領域,FPGA(可編程邏輯閘陣列)亦可屬於該領域的陣營之一,但隨著ARM的開疆闢土,ARM在嵌入式領域也有相當優異的成績表現。賽靈思(Xilinx)FAE經理羅誌愷直言,在產業界裡,同時具備ARM處理器、PLD與DSP架構的晶片業者,應只有賽靈思一家業者。

賽靈思(Xilinx)FAE經理羅誌愷
賽靈思(Xilinx)FAE經理羅誌愷

過往FPGA在產業界總有一種讓人曲高和寡的感覺,不過羅誌愷也表示,在募資網站Kickstarter已有不少案例是採用賽靈思的Zynq進行設計開發。他以無人的飛行直升機為例,開發者就是透過OPEN CV的函式庫與Zynq加以結合而開發而成。他更談到,OPEN CV其實是C語言與C++的延伸版本,但賽靈思的作法是採用HLS(High-Level Synthesis;高階合成語言)進行移植,以達到軟硬體協同設計的目標。而賽靈思每一季都會針對OPEN CV比較關鍵的程式碼進行移植的工作,進一步的說,就是將C語言轉成RTL的流程,由賽靈思處理並加以最佳化,工程師便無需在這個流程上耗費心力。

羅誌愷進一步解析Zynq的晶片架構,傳統上,系統設計用兩顆SoC(系統單晶片)的作法,在連線的速度上相當有限,但若是加以整合後,透過晶片內部的連結,在處理速度上更能有效提升,而Zynq本身是用雙核的Cortex-A9處理器與FPGA整合而成,中間是採用AMBA4.0的傳輸介面,速度可高達100Gbps,再加上FPGA也有平行運算特性的乘加器來達到DSP(數位訊號處理器)的功能,所以要加速軟體處理的性能,進而作到軟硬協同設計便相當容易。

另一方面,羅誌愷也指出,過往要作軟硬體協同設計有著相當高的難度,工具彼此之間有著的鴻溝需要跨過,不過隨著賽靈思在各類開發工具的努力,開發工具之間的溝通已經不是問題。此外,由於Zynq本身就內建了處理器,因此要搭載作業系統也不是問題,目前針對Linux部份,已經有Petalinux這類免費的套件可以針對Linux系統進行在Zynq上的移植,當然,工程師若要選用開放原始碼的Linux版本,Zynq也能夠支援。

關鍵字: FPGA  DSP(數位訊號處理器Zynq  Cortex-A9  Xilinx(賽靈思
相關新聞
AMD攜手合作夥伴擴展AI解決方案 全方位強化AI策略布局
NVIDIA乙太網路技術加速被應用於建造全球最大AI超級電腦
2024 Arm科技論壇台北展開 推動建構運算未來的人工智慧革命
NVIDIA將生成式AI工具、模擬和感知工作流程帶入ROS開發者生態系
英特爾針對行動裝置與桌上型電腦AI效能 亮相新一代Core Ultra處理器
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.140.186.189
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw