帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Silicon Labs.推出低抖動性埠卡時鐘積體電路
 

【CTIMES/SmartAuto 黃明珠 報導】   2001年07月05日 星期四

瀏覽人次:【4316】

電子零件代理商益登科技,其代理線之一Silicon Laboratories日前宣佈針對SONET/SDH埠卡推出Si5364精確時鐘積體電路,這是該公司為了簡化高速通信系統而設計的最新版本系列產品。Si5364是一種完整的高性能時鐘生成器,它基於Silicon Labs的專利DSPLL技術,可產生超低抖動基準時鐘,適用於現有的2.5 Gbps、10 Gbps和40 Gbps光纖埠卡。該款單片IC可提供相容Stratum 2/3/3E標準的保護性轉換,並可在OC-192應用中同時產生4個輸出基準時鐘,且抖動時間小於0.25ps(典型RMS)。與現有解決方案相比,Si5364所需板卡空間縮小十倍。

另外,Si5364採用Silicon Labs的專利SiLECT技術使「無接觸」(Hitless)轉換與時鐘合成電路實現整合。緊隨業界高整合度的發展趨勢,Silicon Labs是在單顆晶片中提供這種功能的唯一供應商,並同時保持SONET/SDH應用的高水準抖動性能。由於其高性能、高整合度、低電耗和小尺寸,Si5364是面向SONET/SDH光纖線路介面卡、萬億比特路由器和其他高速聯網設備的最完整時鐘解決方案,這些設備都要求生成超低抖動時鐘。

現在,採用Si5364單片IC可以實現超低抖動時鐘生成,而之前只有採用晶體或基於電壓可控振盪器的聲表面波(SAW)實現的離散類比鎖相迴路(PLL)方案才可實現,不僅造價高昂,而且使用困難。透過Silicon Labs基於DSPLL的架構,可採用數位信號處理技術實現業界最佳之抖動性能,無需外掛回路濾波器件,且封裝體積小。這將節省板卡空間,並提高時鐘抖動性能,剔除傳統PLL實現方案中常見的雜音介入問題。與此同時,由於Si5364採用小型11x11毫米100球柵陣列(BGA)封裝,因此,器件放置和佈局相當靈活。

關鍵字: 益登科技  Silicon Laboratories  計時器#!!**#時脈產生器 
comments powered by Disqus
相關討論


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BM9GH96SSTACUKC
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw