账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
新思发表VERA(R) 5.0新版
整合VERA与VCS以提高验证效能表现

【CTIMES/SmartAuto 黃明珠报导】   2001年11月22日 星期四

浏览人次:【1371】

新思科技22日发表其VERA(R) 5.0 版本上市。此一最新版本的VERA已经与VCS(TM) Verilog 仿真器紧密地互相结合,以提供更快速的执行效能表现、实时存取内建之VCS涵盖计算器 (coverage metrics)与统一的图形环境以进行波形分析。 除了这些提高效能表现与生产力的强化功能之外,新版本的VERA同时也包含了效能分析器 (profiler),它可以协助设计工程师确认软件效能表现之瓶颈所在,并且执行高速向量测试。

Trebia 网络科技硬件工程副总裁Wayne Koch先生表示,「我们之所以选择新思科技的VERA 5.0版本,是因为它提供了整合性的验证解决方法。一直以来,我们不断地致力于生产高效能产品以促进新一代网络仓储系统﹝Network Storage systems﹞的设计。VERA 5.0版本提供我们设计工程师更好的效能表现、更佳的全面性涵盖功能之存取使用,与采用单一波形的除错环境来进行设计与向量测试(testbench)上的除错功能,因此,我们的验证质量与生产力得以向上提升。」

新思表示,VERA 5.0版本提供快速且具整合性的解决方案,从许多软件功能优化的极至表现来看,整体的仿真效能表现有大幅提升的趋势,这些软件功能优化包含:藉由使用VCS 的直接核心接口﹝Direct Kernel Interface - DKI﹞将VERA链接至VCS ,而非如过去传统般,经由较慢的Verilog可编程语言接口(PLI)来执行。使用VERA5.0版本与VCS 6.0.1版本来进行仿真,与使用以前的旧版本相比较,仿真完成的速度可以提高到之前的两倍。VCS DKI是一个很特殊的优化接口,因为它是直接接触到VCS的仿真核心,而且藉由减少PLI的使用,与强化运用于实际设计当中的优化VCS仿真功能,总体仿真速度获得了提升。

關鍵字: 新思科技  EDA 
相关产品
新思科技利用全新RISC-V系列产品扩展旗下ARC处理器IP产品组合
Kneron与新思科技(Synopsys)合作推广低功耗AI IP解决方案
联华电子采用新思科技IC Validator
新思科技宣布与ARM签署处理器模型协议
新思科技发表提供超过600个系统模型之入口网站
  相关新闻
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.2048.3.133.117.113
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw