账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
Cadence与联华电子合作推出模拟参考流程
 

【CTIMES/SmartAuto 报导】   2004年04月28日 星期三

浏览人次:【1993】

联华电子与Cadence益华计算机共同宣布,双方已经针对日趋复杂的混合信号设计,合作推出模拟参考流程。Cadence益华计算机Virtuoso平台参考流程已通过联华电子0.18微米混合信号CMOS制程验证。

联华电子与Cadence益华计算机已针对联华电子0.18微米混合讯号CMOS制程技术,发展出制程设计套件(PDK)。双方将针对联华电子不同制程技术持续发展,致力于建立理想的硅晶设计流程以降低双方客户从设计到量产时的风险。此最新的0.18微米混合信号设计套件,可简化在混合信号设计时日渐提升的复杂性。

联华电子设计支持部部长刘康懋先生表示,“联华电子与Cadence益华计算机的客户皆可受惠于模拟参考流程与最新0.18微米MM制程设计套件,以缩短设计生产周期并加强设计首次即可成功的保证。我们很高兴与Cadence益华计算机合作,藉由其Virtuoso设计平台经过验证的参考流程,以因应现今复杂混合信号设计上的挑战。”

關鍵字: 益华计算机  劉康懋  讯号转换或放大器 
相关产品
Cadence推出全新Certus设计收敛方案 实现十倍快全晶片同步优化签核
Cadence推出Optimality Explorer革新系统设计 以AI驱动电子系统优化
Cadence数位、客制与类比流程 获台积电3奈米和4奈米制程认证
Cadence推出Tensilica浮点运算DSP系列 为运算密集应用提供可扩充效能
Cadence扩大支援高阶AI影像应用 新款DSP IP锁定手机与车用装置
  相关新闻
» Cadence获颁赠绿色系统夥伴奖 肯定协助台湾产业迈向绿色永续
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
  相关文章
» 3D IC 设计入门:探寻半导体先进封装的未来
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BN5551V8STACUKG
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw