帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Altera新的SignalTap II邏輯分析儀提高系統驗證效率
Altera第二代嵌入邏輯分析儀現已整合到2.1版Quartus II設計軟體中

【CTIMES/SmartAuto 張慧君報導】   2002年07月16日 星期二

瀏覽人次:【2613】

Altera,16日宣佈Altera 2.1版Quartus II軟體中獨有的新的SignalTapR II嵌入邏輯分析儀將會大大地縮短系統的驗證時間。Altera的SignalTap II嵌入邏輯分析儀是第二代系統級除錯工具,它能夠捕獲和顯示可編程單晶片系統(SOPC)設計中即時信號的狀態,這樣開發者就可以在整個設計過程中以系統級的速度觀察硬體和軟體的交互作用。

Ingentix 的硬體設計師及系統工程師Ariel Marcus表示,Altera 的SignalTap II嵌入邏輯分析儀能直接捕獲我們於系統中及在系統速度的FPGA的電路運作, 這是對我們設計驗證策略之重要元素。

SignalTap II嵌入邏輯分析儀整合到最近發佈的2.1版Quartus II設計軟體中,它支援多達1,024個通道,採樣深度高達128Kb,每個分析儀均有10級觸發輸入/輸出,從而增加了採樣的精度。

Altera亞太區高級市場總裁梁樂觀表示,"對於複雜的數位系統,以系統速度精確地定位問題的根源是一個極大的挑戰。Altera現在推出SignalTap II嵌入邏輯分析儀,能夠為設計者提供了業界的SOPC設計的即時可視性,它能夠大大地減少驗證過程中所花費的時間。"

關鍵字: Altera  硬體設計  通用設備 
相關產品
Altera PowerSoC DC-DC降壓轉換器具有高功率密度、性能和可靠性
Altera公開整合HBM2 DRAM和FPGA的異質架構SiP元件
凌力爾特發表經驗證的Altera Arria 10 FPGA電源方案
Altera FPGA為RICOH SP 3600DN系列新款印表機提供支援
Altera經過認證28 nm FPGA、SoC和工具流程 加速IEC 61508相容設計
  相關新聞
» Anritsu Tech Forum 2024 揭開無線與高速技術的未來視界
» 安立知獲得GCF認證 支援LTE和5G下一代eCall測試用例
» 資策會與DEKRA打造數位鑰匙信任生態系 開創智慧移動軟體安全商機
» 是德科技推動Pegatron 5G最佳化Open RAN功耗效率
» 是德科技PathWave先進電源應用套件 加速電池測試和設計流程
  相關文章
» 最佳化大量低複雜度PCB測試的生產效率策略
» 確保裝置互通性 RedCap全面測試驗證勢在必行
» ESG趨勢展望:引領企業邁向綠色未來
» 高階晶片異常點無所遁形 C-AFM一針見內鬼
» 高速傳輸需求飆升 PCIe訊號測試不妥協

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.117.78.215
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw