帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Cypress推出第三代系統內可編程時脈產生器
能儲存多重組態以及簡化消費性電子與通訊產品應用

【CTIMES/SmartAuto 黃明珠報導】   2003年02月17日 星期一

瀏覽人次:【4619】

全球知名高效能積體電路解決方案廠商-柏士半導體(Cypress Semiconductor)近期推出第三代可編程時脈產生器Multiclock CY27EE16樣本。新型Multiclock CY27EE16擁有一個內建的充電引擎,設計人員可以不使用外部編程電壓也不需求助於外部編程人員,即能自行進行編程或重新編程已嵌入系統的元件。Cypress提供搭配新型CyberClocks時脈開發工具的完整時序解決方案,可支援Cypress全系列編程時脈工具。

柏士半導體表示,新型CY27EE16可協助系統設計人員透過個人電腦的編程模擬環境與即時模式,進行客制化設計。CY27EE16亦可透過符合業界標準的I2C介面進行現場編程,其內含2Kbit的EEPROM記憶體,負責儲存時脈組態資料,亦搭載16Kbit的獨立EEPROM記憶體,系統設計人員可運用這套「額外」的記憶體儲存系統資訊,包括改版層級、服務代碼、軟體更新資訊、或任何其它可變更的資訊,且不需使用額外的記憶體晶片。此外,設計人員可運用16Kbit的記憶體在單一元件中建立多組時脈組態,例如客戶可在任何時間儲存8組不同的展頻設定檔。

Cypress公司時脈技術部門行銷經理John Wunner 表示,「Cypress的時脈解決方案能協助各種應用產品節省成本與機板空間,其中包括各種消費性電子與通訊系統。我們將領導優勢擴展至下一代時脈技術,不僅提供先進的功能,同時可大幅簡化使用CyberClock軟體研發工具的設計流程。」

柏士半導體表示,CyberClocks軟體針對可編程時脈的設定提供一套「黑箱」作業模式,能有效簡化時脈設計的流程。相較於傳統針對熟悉鎖相迴路(phased-locked loop, PLL)技術的工程師所設計之軟體,CyberClocks讓沒有任何PLL技術背景的人員都能參與研發工作,進而簡化設定輸入與輸出時脈的需求,運算出最佳的組態。CyberClocks軟體內嵌的設計規則檢查機制可確保PLL系統能在任何有效的編程條件與資料表參數下達到理想的穩定度。CyberClocks將Cypress整套時序軟體工具(CyClocksRT、CyClocks、以及RoboConfig) 整合成操作簡易的套裝方案。

關鍵字: Cypress  John Wunner  計時器#!!**#時脈產生器 
相關產品
Cypress快閃記憶體助力汽車及工業領域關鍵安全應用
貿澤供貨Cypress PSoC 6 WiFi-BT Pioneer套件
貿澤供貨Cypress最新藍牙WICED評估板
Digi-Key供應SparkFun與 Cypress的PSoC 6感測器IoT 開發平台
貿澤正供應 Cypress WICED CYW43907評估套件
  相關新聞
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力
» 國科會促產創共造算力 主權AI產業專區落地沙崙
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.118.144.109
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw