益華電腦與CoWare共同宣布針對複雜的系統單晶片設計,推出可涵蓋電子系統層級之設計驗證作業的全套整合性流程。這套ESL設計驗證解決方案,可使客戶獲得系統層級設計技術,同時讓驗證作業的時間縮短50%。該流程結合了CoWare最新版、以SystemC為主的ConvergenSC SoC設計工具,以及ConvergenSC 模型元件資料庫和CadenceR Incisive 功能性驗證平台。
安謀國際電子設計自動化關係部門經理Duncan Bryan表示:「我們提供ARM IP的SystemC模型,協助ESL層級設計成為簡化複雜的系統單晶片設計的重要關鍵。CoWare的ConvergenceSC設計工具和Cadence的Incisive平台的結合,使設計人員能有效率地運用SystemC模型、軟體進行測試。」
Cadence益華電腦系統及功能性驗證部總經理Mitch Weaver 則表示:「利用這項整合的流程,讓客戶在系統層級到矽晶圓製造的過程中,使用一致且正確的開發環境,可在更快的速度下,以經過驗證、可重複使用的硬體和軟體,來建立各項系統,大幅降低風險和產品上市速度。」
CoWare行銷副總裁Mark Milligan也表示:「由於設計的規模和複雜度不斷提高,使得ESL對於驗證作業結果的影響力越來越高。也因此Cadence益華電腦與CoWare共同合作,以便利用ESL來解決各項設計,尤其是嵌入式軟體有關驗證方面的挑戰。」