益华计算机与CoWare共同宣布针对复杂的系统单芯片设计,推出可涵盖电子系统层级之设计验证作业的全套整合性流程。这套ESL设计验证解决方案,可使客户获得系统层级设计技术,同时让验证作业的时间缩短50%。该流程结合了CoWare最新版、以SystemC为主的ConvergenSC SoC设计工具,以及ConvergenSC 模型组件数据库和CadenceR Incisive 功能性验证平台。
安谋国际电子设计自动化关系部门经理Duncan Bryan表示:「我们提供ARM IP的SystemC模型,协助ESL层级设计成为简化复杂的系统单芯片设计的重要关键。CoWare的ConvergenceSC设计工具和Cadence的Incisive平台的结合,使设计人员能有效率地运用SystemC模型、软件进行测试。」
Cadence益华计算机系统及功能性验证部总经理Mitch Weaver 则表示:「利用这项整合的流程,让客户在系统层级到硅晶圆制造的过程中,使用一致且正确的开发环境,可在更快的速度下,以经过验证、可重复使用的硬件和软件,来建立各项系统,大幅降低风险和产品上市速度。」
CoWare营销副总裁Mark Milligan也表示:「由于设计的规模和复杂度不断提高,使得ESL对于验证作业结果的影响力越来越高。也因此Cadence益华计算机与CoWare共同合作,以便利用ESL来解决各项设计,尤其是嵌入式软件有关验证方面的挑战。」