帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
瑞薩科技提供DDR SDRAM產品含微處理器和邏輯LSI之SiP
 

【CTIMES/SmartAuto 劉筱萍報導】   2005年11月24日 星期四

瀏覽人次:【3667】

瑞薩科技將於11月25日開始接受於SiP(系統級封裝)中採用DDR SDRAM(雙倍資料速率同步動態隨機存取記憶體)快速記憶體晶片之產品訂單;其中的SiP可於單一封裝內,包含多重記憶體和瑞薩科技的高效能微處理器及邏輯晶片。

瑞薩科技表示,新式的DDR SDRAM SiP因CPU和DDR SDRAM間的匯流排連線建置在SiP中。這免除使用者承擔複雜匯流排連線設計的需要,進而使得產品發展成本和發展時間的設計資源,可以減少和縮短。連接DDR SDRAM通常需要使用大量外部被動元件,如用於降低噪音的電容器。此外,在SiP的建置下,所有匯流排連線均為內部,因此不但除去了對多數外部被動元件的需要,更可進而降低產品成本。除此之外,原有被動元件所消耗的功率也可下降,進而降低產品耗電量。單一封裝中容納多重晶片可大幅縮短晶片對晶片間的佈線距離。因此減少了EMI的雜訊,並達到穩定的高速操作。

關鍵字: SiP  瑞薩科技  其他電子邏輯元件 
相關產品
Transphorm與偉詮電子合作推出新款整合型氮化鎵器件
Nordic Semiconductor推出全新端至端蜂巢式物聯網解決方案nRF91系列SiP
u-blox推出微型蜂巢式模組 以SiP封裝升級定位裝置精準度
貿澤電子12月發表產品
賀利氏三大新品亮相半導體展 廣泛應用於各式工業需求
  相關新聞
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力
» 國科會促產創共造算力 主權AI產業專區落地沙崙
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.145.44.22
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw