帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
LSI Logic推出10 Gigabit SPI-4 Phase 2核心解決方案
滿足新型網路系統的速度與上市時程需求

【CTIMES/SmartAuto 黃明珠報導】   2002年03月19日 星期二

瀏覽人次:【1455】

全球通訊晶片及網路運算方案廠商美商巨積公司(LSI Logic),19日正式發表System Packet Interface Level 4 (SPI-4) Phase 2 IP核心,目標鎖定在通訊與儲存市場。這套系統級設計方案採用該公司的SPI-4 Phase 2核心技術,設計業者可藉以設計出具備多元互通性的ASIC(特定應用積體電路),不僅能大幅簡化介面設計作業,更能縮短高速網路應用系統的上市時程。

LSI Logic表示,SPI-4 Phase 2 核心運作速度可達800MHz,能在系統匯流排上達到12.8 Gbps的傳輸流量,並經過最完善的調整,可應用在各種需要支援10-Gbit 乙太網路、OC-192 SONET、以及Packet-over-SONET(PoS)等技術的最新應用系統中。

LSI Logic通訊行銷副總裁Tom Sandoval表示:「LSI Logic瞭解顧客需要一個具備有擴充性、多元性、以及可靠性的完整解決方案。透過我們豐富CoreWare(r)資料庫中的SPI-4 Phase 2核心支援,能為網路系統工程師提供所需的IP方案,因應快速成長的Gigabit乙太網路以及光纖網路設備的需求,並協助業者加速產品上市時程。」

LSI Logic表示,該公司是光學網路論壇(Optical Internetworking Forum, OIF)的主要成員之一,積極參與以各種光學網路作為資料交換或傳輸路徑的互通性產品與服務的研發與建置工作。SPI-4 Phase 2核心能用於各種傳輸管道的升級,將新型以及開發中的技術融入現有的網路環境。LSI Logic透過一套完整的SPI標準產品開發藍圖,有效簡化ASIC與ASSP(專屬應用標準產品)間高速傳輸介面的設計工作。

Sandoval接著表示:「網際網路上資料流量的迅速成長,促使業者紛紛投入新一代高速交換器的研發潮流。SPI-4 Phase 2已成為目前最常採用的高速介面標準。」

運用LSI Logic的SPI-4 Phase 2核心以及該公司成熟的CoreWare技術,使設計人員得以滿足嚴格的上市時效要求,快速開發各種SPI-4 Phase 2型的ASIC產品。CoreWare設計方案提供一套完整的環境,確保客戶能成功將各種IP元件整合至精密的ASIC或系統單晶片設計中,透過一套專為ASIC設計環境量身打造的設計模式,使核心得以重複運用。

關鍵字: LSI Logic  Tom Sandoval  網路處理器 
  相關新聞
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» 嚴苛環境首選 – 強固型MPT-7100V車載電腦
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.116.14.12
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw