Mentor Graphics於日前推出2002.1版HDL Designer Series工具套件,為客戶帶來生產力更高的設計輸入、分析與管理功能,包括更強大的連線資料表格,無論設計複雜性如何,都能迅速建立高品質且結構良好的硬體描述語言。HDL Designer Series可協助工程師迅速輸入和分析複雜的ASIC、FPGA和系統單晶片設計,讓客戶新產品於更短時間內上市。
Mentor Graphics公司HDL Designer Series行銷總監Valerie Rachko表示,不管設計工程師採用何種硬描述語言設計方法,HDL Designer Series工具套件都為他們提供一套完整作業環境,使他們能輕易完成硬體描述語言設計、分析和管理。實際應用結果證明,包括Interface-Based Design在內的多項特色讓複雜線路描述更簡單;為進一步滿足工程師的設計需求,新版本還加強了文件記錄、顯示、除錯與設計管理功能。
Mentor Graphics表示,為了讓線路設計更簡單,以界面為基礎的Interface-Based Design(IBD)設計方法會用觀看方便的精簡表格來顯示線路結構,這個表格編輯環境允許設計工程師迅速指定信號線路,然後產生對應的VHDL或Verilog結構描述,使用者甚至能以功能方塊圖的形式來觀看IBD描述資料。為支援IBD設計方法,HDL Designer Series 2002.1提供了多項新功能特色,包括:加入和刪除電路,並將修改結果傳給整個階層架構、加入和刪除某些階層,以便調整階層架構的階層安排方式、動態更新IDB與功能方塊圖視窗的對應內容、展開或縮合指定的表格行列,讓使用者設定自己喜愛的視窗顯示格式、利用滑鼠拖曳來調整表格的行列順序。
Debug DetectiveTM讓HDL Designer Series擁有更強大的硬體描述語言模擬能力,同時還提高ModelSimO 設流程的生產力;Debug Detective會在ModelSim內執行,並以圖形或表格來顯示硬體描述語言程式碼,進而加強設計除錯能力。Debug Detective的新特色和加強功能包括:更強大的狀態機器執行結果辨識能力(rendering recognition)、可規劃的探測顯示功能、模擬工具列和ModelSim功能選單提供更多的模擬控制選項、範圍更廣的探測變更資訊與force控制。