帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 產品 /
聯電與Cadence合作數位設計參考流程
 

【CTIMES/SmartAuto 陳果樺報導】   2004年09月09日 星期四

瀏覽人次:【2739】

聯華電子與益華電腦(Cadence)共同宣佈,針對以0.13微米及以下製程所設計的系統單晶片,合作推出數位設計參考流程。此設計參考流程所採用的IP元件庫與記憶體,係來自於提供矽驗證IP與ASIC設計服務的智原科技(Faraday Technology Corporation)。此RTL-to-GDSII設計參考流程運用聯華電子的尖端技術,將高速電晶體與低漏電電晶體整合在同一個晶片上,並適用於有線及無線通訊應用產品。以Cadence益華電腦Encounter數位IC設計平台為基礎,這項設計參考流程已經通過聯華電子0.13微米高速製程的驗證。

“聯華電子持續強化我們的系統單晶片晶圓專工解決方案組合,以幫助設計複雜系統單晶片的設計公司更快更成功推出其產品,”聯華電子設計支援部部長劉康懋表示;“透過與Cadence益華電腦的緊密合作,我們可以確保其數位IC解決方案可與我們製程充分配合。”

這項設計參考流程結合了Cadence益華電腦的尖端技術,包括Encounter RTL Complier,First Encounter GPS (Global Physical Synthesis),NanoRoute,Fire & Ice QX,CeltIC-NDC,VoltageStorm和Assura物理驗證。並使用了“以連接導線為首要考量” (wires first)的方法以因應進行奈米設計時的關鍵難題,如時序收斂、訊號完整性與低功耗的要求。

“沒有任何一家公司可以單獨因應今日奈米設計上的挑戰與產業分工,” Cadence益華電腦產業行銷資深副總Jan Willis說,“並肩合作是促進客戶成功的最重要因素。此數位設計參考流程在我們與聯華電子持續不斷的合作上,是另一個里程碑,讓我們的客戶能順利達到上市時程的目標。”

關鍵字: 益華電腦(Cadence聯華電子 
相關產品
Cadence推出全新Certus設計收斂方案 實現十倍快全晶片同步優化簽核
Cadence推出Optimality Explorer革新系統設計 以AI驅動電子系統優化
Cadence數位、客製與類比流程 獲台積電3奈米和4奈米製程認證
Cadence推出Tensilica浮點運算DSP系列 為運算密集應用提供可擴充效能
擴大支援高階AI影像應用 Cadence新DSP IP鎖定手機與車用裝置
  相關新聞
» 數智創新大賽助力產學接軌 鼎新培育未來AI智客
» 豪威集團與飛利浦合作開發車內駕駛健康監測解決方案
» 格斯科技與筑波科技合作進行高階電池檢測
» Crucial擴展DDR5 Pro電競記憶體產品組合 為遊戲玩家提供更快速度
» 奧迪導入恩智浦UWB產品組合 實現免持汽車門禁
  相關文章
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.144.224.159
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw