ASIC設計服務暨IP研發銷售廠商─智原科技推出智原最新開發的miniPLL元件。相位鎖定迴路(Phase-Locked Loop)在現今SOC電路設計的領域中相當重要,廣泛被運用在時脈同步(Clock Synchronization)與相位追蹤(Phase Tracking)電路,像是頻率合成器(Frequency Synthesizer)、時脈產生器(Clock Generator)與時脈及資料回復電路(Clock/Data Recovery Circuit, CDR)。
|
/news/2004/12/22/1718258789.jpg |
然而在電晶體持續微縮(scale down)的競賽中,類比電路諸如PLL卻無法獲得像一般數位電路所能得到的面積縮小、高效能、低功耗等種種優點。而同時在scale down的情況下,所供應的電壓也必定下降,無可避免導致信號的擺幅要有所縮減,可是許多電路元件雜訊(Noise)並不會因此下降,如電阻的每單位頻寬熱雜訊(thermal noise)電壓值,與信號的大小或頻率是沒有關係的,同時,電晶體上一些跟體積、面積有關的參數值也會跟著下降,導致原本可以忽略的非線性雜散效應也必須要加以考量。有鑑於此,智原在投入可觀的研發人力和資源後獲得此項技術的重大突破。
miniPLL是目前能在不犧牲jitter及performance情況下,所做到全球最小且可程式化的PLL,不但大幅地節省了功耗,且僅僅只需要兩個IO slots就能夠完成,在完全沒有浪費晶片內部core的面積之下,大大的減少了晶片的尺寸,同時非常有效地提高設計人員在設計上的彈性。