Altera今(2)日宣佈,即將推出的28-nm FPGA採用多項創新技術。嵌入式HardCopy模塊是一種可針對局部重新配置與嵌入28-Gbps收發器的新方法,將可大幅地提高下一代Altera FPGA的密度與I/O效能,並進一步加強他們在面對ASIC與ASSP時的競爭力。
新的嵌入式HardCopy模塊是可訂製的硬式矽智財(IP)模塊,具有Altera獨特的HardCopy ASIC能力。它們被用來強化標準或邏輯密集的功能,如介面通訊協定、應用程式特定功能,以及專有的客製化IP。
利用局部重新配置功能,設計人員可以重新配置部分FPGA,而其他部分則繼續正常運行。這對於要求連續運行的系統非常重要,因為它允許設計人員進行更新或調整功能,但又不會中斷服務。
局部重新配置功能不但降低了功率消耗和成本,而且在FPGA中移除了那些不會同時運作的功能,因此,還提高了邏輯密度效率。這些功能都可以儲存在外部記憶體中,並當需要時再行載入。這樣,單一顆FPGA可以支援多個種應用,從而減小了FPGA的尺寸,節省了電路板空間,降低了功率消耗。
迄今為止,局部重新配置解決方案仍是一件耗時的工作,需要設計者瞭解所有複雜的FPGA架構細節。Altera透過建立在Quartus II設計軟體中,已經獲得驗證的增量編譯設計流程功能,大幅地簡化了局部重新配置的過程。
Altera表示,為了擴大嵌入式收發器技術的領導地位,Altera所開發的28-Gbps嵌入式收發器,也會應用在即將推出的28-nm FPGA上。這些高速收發器,讓客戶能夠實現下一代的設計,例如在單顆晶片上實行400G系統,而無需昂貴的外部零組件。