帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Altera發售6.0版Nios II處理器和開發工具
 

【CTIMES/SmartAuto 劉筱萍報導】   2006年05月10日 星期三

瀏覽人次:【1424】

Altera公司10日宣佈正式發售6.0版Nios II嵌入式處理器和Nios II嵌入式設計套件(EDS)。Nios II EDS提供32位元、單精確度、IEEE 754相容浮點運算的支援,含有最近發佈的Nios II C語言至硬體加速(C2H)編譯器。此外,Altera更新了Nios II嵌入式處理器,提高了設計人員構建多處理器系統的效率。

/news/2006/05/10/1817515919.jpg

Altera亞太區行銷總監梁樂觀表示:「Nios II C2H編譯器和浮點運算支援提高了嵌入式軟體發展人員的靈活性,幫助他們提高設計性能,突出了Nios II處理器做為FPGA計算平臺所具有的產品及時面市的優點。6.0版Nios II處理器和EDS的這些特性進一步擴大了Altera在嵌入式系統市場的領先優勢。」

浮點支援是Nios II訂製指令的一部分。訂製指令將軟體運算卸載給硬體,在提高CPU性能方面具有很大的靈活性。使用者選擇該功能後,預先構建好的浮點訂製指令被自動加入到CPU資料通道中,利用專用硬體來完成所有的後續浮點運算。軟體編程工具鏈完全支援浮點訂製指令,為設計人員提供了完全透通的編程模型。

Nios II C2H編譯器是Nios II使用者的效能工具。它從根本上提高了嵌入式軟體的性能,將性能要求較高的C語言副程式自動轉換為硬體加速器,整合到採用FPGA的Nios II子系統中。

關鍵字: Altera  梁樂觀 
相關產品
Altera PowerSoC DC-DC降壓轉換器具有高功率密度、性能和可靠性
Altera公開整合HBM2 DRAM和FPGA的異質架構SiP元件
凌力爾特發表經驗證的Altera Arria 10 FPGA電源方案
Altera FPGA為RICOH SP 3600DN系列新款印表機提供支援
Altera經過認證28 nm FPGA、SoC和工具流程 加速IEC 61508相容設計
  相關新聞
» 日本SEMICON JAPAN登場 台日專家跨國分享半導體與AI應用
» MONAI獲西門子醫療導入應用 加快部署臨床醫療影像AI
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.145.65.133
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw