Lattice半導體22日發表了新一代 ispLEVER 設計工具。ispLEVER 被設計在支援Lattice ispMACH,ispLSI,ispGDX, ispGAL和 GAL元件,也包括革命性的新 ispMACH 5000VG 和 ispMACH 4000 CPLD元件系列,之單一設計流程下,提供容易使用的功能及強大的新能力。
ispLEVER系統建立在,使用於 Lattice ispDesignEXPERT 工具的強大專案引導者( Project Navigator ) 上,並加強 GUI 部份以支援新的功能和新的元件系列。 Lattice也增加了,帶有多重輸入選項以及加強功能之全新限制編輯器。限制編輯器允許使用者迅速和容易的對任何接腳,增加接腳和信號屬性,其中包括選擇 Lattice 新的 sysIO 的先進輸入輸出(I/O)標準。 其中還包括了圖形接腳編輯器,所以使用者能夠容易的從自動產生的信號表,拖放到選擇的元件包裝接腳。
Lattice表示,對 ispMACH 和 MACH 元件的使用者所熟悉之,帶有SpeedSEARCH的 ispLEVER 效能分析,已經被加強到可以對所有 Lattice 元件系列,支援靜態時序分析。效能分析給使用者完全的靈活性去選擇和評估任何一個速度等級的元件,而不需要對設計重新編譯。它支援按一個按鈕,就可以對操作頻率,邏輯延遲,時脈-對-輸出之延遲和輸入設定時間,以及其他的緊要時序,做快速的詳細分析。
調整 ispLEVER 的裝配器,使其能夠完全利用到Lattice 許多架構上發明的優點,以及包括能夠在按鈕流程中取得最高效能之全面時序驅動設計。使用 ispEXPLORER工具,使用者能夠容易的透過圖形界面,使用不同的編輯器設定,來安排許許多多的編輯器執行。
使用者的標準網際瀏覽器也被加到 Lattice 工具庫,用於 HTML 基礎 報告的檢視和導引,以及 Lattice新的發明 ispUPDATE的使用。ispUPDATE 的功能允許使用者在任何時候透過 Lattice 網站詢問最新版軟體和支援元件,並且經由網際網路即時下載新的支援。