帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Altera為安全監控攝影機提供單顆FPGA解決方案
 

【CTIMES/SmartAuto 劉筱萍報導】   2010年06月24日 星期四

瀏覽人次:【3185】

為了拓展在安全監控市場的FPGA解決方案,Altera昨(23)日宣佈,推出第一個可在單顆FPGA上運行的高畫質(HD)安全監控網路(IP)攝影機參考設計。這個解決方案具有Altera低成本的Cyclone III或Cyclone IV FPGA,和來自Eyelytics公司的矽智財,以及由Apical公司所支援的AltaSens 1080p60 A3372E3-4T與Aptina的720p60 MT9M033高畫質寬動態範圍(WDR)CMOS影像感測器。

相較於以往所採用的傳統數位訊號處理器與ASSP架構,這個全套式解決方案可讓安全監控設備製造商能夠縮減電路板面積,降低功率消耗,增加靈活性與減少開發時間。

傳統的數位訊號處理器與ASSP,並不具備接受來自1080p與720p寬動態範圍CMOS感測器,產生的較大頻寬資料所需的處理能力(舉例來說,一個完全高畫質的影像光柵是2200x1125畫素 x 每個畫素16+位元 x 每秒60格,將產生大於2 Gbps的頻寬)。Altera的Cyclone產品系列FPGA可提供應用所需的頻寬與處理效能,能夠處理當今高畫質寬動態範圍CMOS影像感測器所產生的龐大資料。

在以往的設計中,高畫質寬動態範圍攝影機系統在當數位訊號處理器或ASSP在處理「後端」的視訊編碼時,仍需要FPGA來執行「前端」的資料處理,現在,所有的這些晶片都可以用單顆Altera FPGA來取代。

Altera的高畫質安全監控網路攝影機參考設計的功能包括:

•Apical的影像訊號處理(ISP)結合了同等級中最佳的寬動態範圍處理「iridix」影像處理引擎,具有先進的瞬間與空間雜訊減噪能力

•供Altasens A3372E3-4T寬動態範圍模式使用的「棋盤式解馬賽克」核心

•「3A(Auto,自動)」功能,像是在Altera的Nios® II嵌入式軟式核心處理器上以軟體方式實行自動曝光與自動白平衡

•Eyelytics的H.264視訊編碼,具有每秒30格的720條逐行掃描編碼,或是在主要編碼規模(main profile)下實行每秒15格的1080條逐行掃描編碼

•Altera的三倍速Ethernet MAC矽智財核心

由於可以排除掉對數位訊號處理器或ASSP的需求,並可結合所有的這些功能到一顆Altera FPGA之中,因此設計師可以縮減電路板面積,得以獲得成本與功率消耗上的好處,Altera的單晶片解決方案可比先前的設計縮減超過50%的功率消耗。

Altera表示,在這個參考設計中搭配了廣泛多樣的矽智財,讓設計師能夠專注在攝影機的開發,可縮短開發過程超過一年的時間,所有的攝影機設計師都可以為他們所需的特定功能來客製化FPGA,像是增加自己的軟體來進行動態偵測,以及進行平移、傾斜與縮放控制。

關鍵字: 安全監控  FPGA  Altera 
相關產品
AMD為成本敏感型邊緣應用打造Spartan UltraScale+產品系列
Microchip PolarFire FPGA採用先進安全架構 通過英國國家網路安全中心審查
萊迪思以Lattice Drive解決方案拓展軟體產品 加速汽車應用開發
Microchip整合開發套件加速FPGA 衛星系統設計
萊迪思全新Avant FPGA平台提供低功耗和先進互連
  相關新聞
» 美光針對用戶端和資料中心等市場 推出232層QLC NAND
» 摩爾斯微電子在台灣設立新辦公室 為進軍亞太寫下新里程碑
» 愛德萬測試與東麗簽訂Micro LED顯示屏製造戰略夥伴關係
» 格斯科技攜手生態系夥伴 推出油電轉純電示範車
» Arm:因應AI永無止盡的能源需求 推動資料中心工作負載
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.143.168.172
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw