帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
智原科技推出世界最小的可程式化PLL-miniPLL
 

【CTIMES/SmartAuto 報導】   2004年12月22日 星期三

瀏覽人次:【1012】

ASIC設計服務暨IP研發銷售廠商─智原科技推出智原最新開發的miniPLL元件。相位鎖定迴路(Phase-Locked Loop)在現今SOC電路設計的領域中相當重要,廣泛被運用在時脈同步(Clock Synchronization)與相位追蹤(Phase Tracking)電路,像是頻率合成器(Frequency Synthesizer)、時脈產生器(Clock Generator)與時脈及資料回復電路(Clock/Data Recovery Circuit, CDR)。

/news/2004/12/22/1718258789.jpg

然而在電晶體持續微縮(scale down)的競賽中,類比電路諸如PLL卻無法獲得像一般數位電路所能得到的面積縮小、高效能、低功耗等種種優點。而同時在scale down的情況下,所供應的電壓也必定下降,無可避免導致信號的擺幅要有所縮減,可是許多電路元件雜訊(Noise)並不會因此下降,如電阻的每單位頻寬熱雜訊(thermal noise)電壓值,與信號的大小或頻率是沒有關係的,同時,電晶體上一些跟體積、面積有關的參數值也會跟著下降,導致原本可以忽略的非線性雜散效應也必須要加以考量。有鑑於此,智原在投入可觀的研發人力和資源後獲得此項技術的重大突破。

miniPLL是目前能在不犧牲jitter及performance情況下,所做到全球最小且可程式化的PLL,不但大幅地節省了功耗,且僅僅只需要兩個IO slots就能夠完成,在完全沒有浪費晶片內部core的面積之下,大大的減少了晶片的尺寸,同時非常有效地提高設計人員在設計上的彈性。

關鍵字: 電子邏輯元件 
相關產品
中美萬泰新一代無風扇熱插拔電池醫療級觸控電腦
Western Digital全新極速8TB桌上型SSD釋放數位創作無限可能
意法半導體智慧感測器系列新增分析密集動作的慣性模組
聯電推出首款RFSOI 3D IC整合方案 加速5G時代創新
凌華科技新款顯示卡搭載Intel Arc A380E GPU
  相關新聞
» Cadence結合生成式AI技術 開創多物理場模擬應用新時代
» 晶創台灣辦公室揭牌 打造台灣次世代科技國力
» AMD公佈2024年第一季財報 成長動能來自AI加速器出貨增長
» 調研:2027年超過七成筆電將是AI PC 並具備生成式AI功能
» 工研院突破3D先進封裝量測成果 新創公司歐美科技宣布成立
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.141.29.145
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw