账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
Cadence收购CadMOS以来进一步提升SOC设计领导地位
透过收购程序将顶级讯号完整性处理能力导入SP&R与Physical Veification设计环境

【CTIMES / SMARTAUTO ABC_1 报导】    2001年01月16日 星期二

浏览人次:【2173】

益华计算机(Cadence)于2001年元月初宣布签订一份确认合约,同意收购一家总部设于加州圣荷西的未上市设计工具开发公司-CadMOS Design Technology此一合约的财务内容则未对外公布。全部收购程序预计在2001年第一季完成。

Cadence收购CadMOS后,将取得讯号完整性(Signal Integrity,SI)分析技术,可同时导入Cadence前段至后段的SP&R IC设计流程及Assura实体验证暨萃取工具组件之内。

当芯片设计团队持续跨入极深次微米(UDSM)制程技术行列时,势必会面对许多新的挑战才能研发出高质量、高性能、高良率的产品。最特别的是,当制程技术的规模与频率速度大幅提高后,芯片内部的噪声数量也随之扩增。此时讯号完整性(SI)自然成为下一步影响设计的最重要因素。Cadence现有的模拟暨数字设计环境加入CadMOS讯号完整性分析引擎后,将成为业界独一无二的「经由设计而修正」的时序与讯号完整性收敛工具。所有的UDSM设计厂商都可透过这套解决方案提升设计良率、性能与可测度。

结合CadMOS讯号完整性技术与Cadence先进SOC设计方案的系列产品,将会加速各种UDSM设计的流程与方法。现阶段已采用上述流程的公司包括Lucent Technology, TI, Sony, Broadcom, PMC-Sierra与AMD等国际知名大型企业。

關鍵字: 益华计算机  CadMOS 
相关新闻
Cadence获颁赠绿色系统夥伴奖 肯定协助台湾产业迈向绿色永续
【东西讲座】10/18日 3D IC设计的入门课!
Cadence:AI 驱动未来IC设计 人才与市场成关键
Cadence和NVIDIA合作生成式AI项目 加速应用创新
Cadence与Arm联手 推动汽车Chiplet生态系统
comments powered by Disqus
相关讨论
  相关文章
» 3D IC 设计入门:探寻半导体先进封装的未来
» 最隹化大量低复杂度PCB测试的生产效率策略
» 确保装置互通性 RedCap全面测试验证势在必行
» ESG趋势展??:引领企业迈向绿色未来
» 高阶晶片异常点无所遁形 C-AFM一针见内鬼


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BMBUVRMESTACUK5
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw