智慧系统连接解决方案商Astera Labs,8日来台举行产品说明会,会中宣布其支持Compute Express Link(CXL) 1.1和2.0版本的云端伺服器记忆体扩充与共用方案━Leo Memory Connectivity Platform,已经开始为客户和策略合作夥伴提供准量产样品。稍早,该公司已成功完成Leo智慧型记忆体控制器 (Smart Memory Controllers) 与CPU/GPU平台和DRAM记忆体模组的端对端互通性测试。
|
Astera Labs伺服器记忆体扩充方案Leo Memory Connectivity Platform进入准量产 |
Astera Labs商务长兼共同创办人Sanjay Gajendra表示,人工智慧(AI)与机器学习(ML)的趋势已不言而喻,而云端服务商的应对策略就是必须增加记忆体的容量,但仍旧面临传统运算系统架构上,对於记忆体的容量与频宽的限制。为此,Astera Labs打造出适用於CXL 1.1和2.0的Leo Memory Connectivity Platform,有助於云端伺服器业者提升记忆体的扩充与共用的能力
Sanjay Gajendra指出,CXL是实现AI和ML的重要推手。而Leo 智慧型记忆体控制器可实现CXL.memory (CXL.mem)通讯协定,允许CPU存取及管理CXL附加记忆体,以支援通用运算、AI训练和推理、机器学习、记忆体资料库、记忆体分层、多租户使用案例和其他应用专属的工作负载。
此外,Leo提供伺服器等级客制化的可靠性、可用性和可维护性(RAS)功能,允许资料中心业者自订解决方案,即使发生记忆体错误、材料衰退、环境影响或制造缺陷等因素,也不致影响应用效能、正常运作时间和使用者体验。
透过用於舰队管理的广泛遥测功能和软体API,便能轻松在云端型平台上进行大规模管理、侦错及部署。
与其他记忆体扩展解决方案不同,Leo支援端对端资料路径安全性,并透过每个Leo控制器支援高达2TB的记忆体和每个记忆体通道高达5600MT/s来释放最高容量和频宽,能让CXL 1.1和2.0介面的频宽以最低所需速度发挥完整效益。
Leo智慧型记忆体控制器采用弹性的记忆体架构,确保不仅支援JEDEC标准DDR介面,同时也支援其他记忆体厂商专属介面,提供独特的弹性,以支援不同的记忆体类型,并降低总拥有成本 (TCO)。
Leo智慧型记忆体控制器也是业界首创能提供记忆体共用和共享的解决方案,让资料中心业者能透过提高记忆体利用率和可用性来进一步降低总拥有成本 (TCO)。
除了宣布Leo Memory Connectivity Platform进入准量产外,Astera Labs也展示了旗下另外两大产品线,包含PCIe 5.0和CXL的讯号强化方案━Aries Smart Retimers,以及伺服器线缆连接方案━Taurus Ethernet Smart Cable Modules。
值得注意的是,Astera Labs不仅获得Sutter Hill Ventures、Intel Capital、Avigdor Willenz和Ron Jankov等知名科技创投的青睐,近期也入围了Global Semiconductor Alliance最隹私人新创公司。同时它也与台积电合作,在制程技术上推进。