帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Cadence:NanoRoute已完成100件IC設計案例
 

【CTIMES/SmartAuto 楊青蓉 報導】   2003年11月13日 星期四

瀏覽人次:【1195】

益華電腦(Cadence)日前表示,該公司Encounter數位IC設計平台的核心部分-NanoRoute繞線器,已經協助完成第一百套的IC設計成功案例。Cadence表示,從十八個月前產出第一套光罩以來,NanoRoute就一直被應用在微處理器、網路、繪圖、電信通訊及其他各種設計的ASIC/ASSP和COT設計方法中。NanoRoute新一代以圖形為架構的繞線器可提供良好的速度和能力,同時還可以同步進行繞線及導線最佳化處裡;而這些都是奈米設計中最關鍵的功能。

摩托羅拉半導體產品事業部、技術系統及軟體部副總裁Dave Mothersole表示,『我們已經選擇NanoRoute作為130和90奈米設計的標準繞線器。而在以繞線為主的時脈收斂和訊號完整性預防方面,NanoRoute都確實展現出極大的優勢,讓我們可以快速推出包含數百萬個閘極的130奈米設計用光罩。』

Cadence指出,NanoRoute可同時產生避免擁擠,以及保護時脈和訊號完整性的連接導線,並進行最佳化處理;而其中最佳化的作業則是在進行細部繞線時同步完成,並針對目前各種現有的拓撲結構,和繞線資源、時脈及對訊號完整性的影響,提供完整的經驗和知識。NanoRoute也可對最後完成的繞線進行最佳化,以便縮短關鍵路徑的延遲時間、降低訊號完整性上的問題對連接導線的影響,並改善整體的製造效能。

NEC電子技術基礎開發部總經理Kazu Yamada表示,『NEC電子之CB-12和CB-130,分別是以150nm和130nm技術為主的ASIC產品,且我們選擇了NanoRoute Ultra作為其中一項繞線引擎。而在採用NanoRoute針對多項大型設計案例後,讓我們對這項產品在SI分析和預防上的優勢印象深刻。在進行設計收斂時,它可以幫助我們大幅縮短整個作業的執行時間。我們也期望NanoRoute可以在我們下一個世代、90nm以下的繞線技術中,展現其無窮的潛力及優勢。』

關鍵字: 益華電腦(CadenceKazu Yamada  其他電子邏輯元件 
相關新聞
Cadence獲頒贈綠色系統夥伴獎 肯定協助台灣產業邁向綠色永續
【東西講座】3D IC設計的入門課!
Cadence:AI 驅動未來IC設計 人才與市場成關鍵
Cadence和NVIDIA合作生成式AI項目 加速應用創新
Cadence與Arm聯手 推動汽車Chiplet生態系統
comments powered by Disqus
相關討論
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.145.180.152
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw