帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Altera公佈Nios II嵌入式處理器設計大賽獲獎名單
 

【CTIMES/SmartAuto 林佳穎 報導】   2007年12月18日 星期二

瀏覽人次:【2662】

Altera公佈了Nios II嵌入式處理器年度設計大賽獲獎設計團隊名單。獲得一等獎的包括來自中國北京交通大學、臺灣義守大學、印度特奇(Trichy)國家技術研究所以及韓國仁荷/弘益航太大學的設計團隊。最近,獲獎團隊在Altera亞太地區不同城市舉行的SOPC World 2007上展示他們的創新設計。

在Altera大學計畫的推動下,Nios II嵌入式處理器設計大賽為亞太地區的學生設計開發提供可編程邏輯和嵌入式處理器實踐設計機會,幫助他們迎接今後的實際高階系統設計。2007大賽吸引733名參賽者,20個團隊獲得20,000美元的總獎額。

今年為Altera Nios II C語言至硬體加速編譯器(Nios II C2H Compiler)的創新應用設立新獎項。這一效能工具將性能關鍵的C語言常式自動轉換為硬體加速器,並整合到採用FPGA架構的Nios II子系統中,大大提高了嵌入式軟體的性能。獲得這一獎項的是來自中國重慶大學以及韓國仁荷/弘益航空航太大學的設計團隊。

Altera亞太區副總裁兼董事總經理Erhaan Shaikh評論表示:「我們認為這些學生是未來的設計工程師,我們很高興為他們提供工具,以促進他們今後職業生涯的發展。今年的參賽者都非常優秀,的確很難對他們進行排名,從中選出獲獎者。在此感謝所有參賽團隊在今年設計大賽上的投入,同時祝賀獲獎者在創新上取得的成績。」

關鍵字: Altera 
相關新聞
Intel成立獨立FPGA公司Altera
Mouser供貨友晶科技開發套件
Altera與Intrinsic-ID合作開發安全高階FPGA
Mouser推出Terasic MAX 10 Nios II嵌入式評估套件
英特爾的下一步:整合處理器核心與FPGA
comments powered by Disqus
相關討論
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.133.145.17
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw