Actel Corporation推出时序驱动布局与走线 (TDPR) 软件模块DirectTime Layout (DTL)。该软件用于控制Actel SX FPGA (现场可编程门阵列) 重要网络的布局。DTL专为Actel SX反熔丝系列 - 全球最快的FPGA组件 ─ 而设计,用以提升组件的利用率及设计验证的精确度,以及提升FPGA的效能。DTL透过Actel新发表的免费DesignerR1 1999软件更新版供应给用户。
利用Designer TDPR工具,可将采用Actel的SX FPGA元件系列设计效能提升20%,相等于采用更高速度级的元件所能达到的速度提升。结合Actel发表的-3速度级SX元件,工程师可利用-3 SX元件达到更显著的效能提升。
亚太区销售经理孙必兴先生表示:「随着FPGA日趋复杂,在满足效能需求的前提下,设计和验证的难度,以及能否与系统速度的提升并驾齐驱就成为选择FPGA最重要的因素。结合Actel的TDPR设计工具、-3 速度级组件以及反熔丝架构三方面的优势,在SRAM FPGA中采用可编程SX组件就能取得很大的效能提升。」