帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Paion採用Astro完成高效能、超深次微米通訊系統單晶片設計
 

【CTIMES/SmartAuto 黃明珠 報導】   2001年11月15日 星期四

瀏覽人次:【1874】

Avant!日前表示,韓國知名的交換器晶片組設計公司Paion選用該公司最先進的Astro-實體最佳化佈局繞線系統工具,作為設計自動化解決方案,透過Astro快速高速的設計收斂效能,完成其系統單晶片設計。Paion晶片組公司的產品主要是可高度擴充的 1-Gigabit 和10-Gigabit 乙太網路第三層通訊處理器以及網路集線交換器光纖模組。 Paion公司技術總監Chong-Min Kyung博士表示:「在這麼強調即時上市的時局中,為了完成成功的設計,我們最先進的乙太網路交換器晶片組要求最高等級的設計工具。在看過、比較過目前有的實體設計工具後,不論在設計效能(design performance)、執行時間(turn around time),Astro較其他工具優越的功能不僅令人高興,並讓我們更堅信Astro正是我們所追求的解決方案。」

同時也是韓國先進科技研發中心(KAIST)享有盛名的教授,Chong-Min Kyung博士進一步提到:「Astro 不僅容易操作,更結合在Milkyway資料庫下之SinglePass-SoC設計流程中,這將同時讓我們在晶片設計上的生產力受惠。」

Avant!表示,Astro是最早能快速適用於超深次微米設計收斂的EDA工具。兩個關鍵性突破的技術,PhySiSysTM 技術及Milkyway-DUOTM架構,提昇Astro得以及時完成包括時序、時脈、信號整合、功率整合、die size及生產良率等超深次微米設計的複雜要求,透過更高效率的製程,最後能更快地、更容易使用的及更不佔記憶體的完成設計收斂。與Apollo-II相比,Astro的晶片速度提高10%、runtime提高3倍、記憶體使用率卻只有原先的一半。 前達科技總裁羅升俊博士表示:「Astro優越的技術加上它結合在Milkyway資料庫下之SinglePass-SoC設計流程中,將使客戶在最大的系統單晶片設計上更快獲得設計收斂。Avant!在更先進地超深次微米設計收斂技術的領導地位,因Paion採用Astro而再一次受到肯定。」

關鍵字: Avant!  Paion  Chong-Min Kyung博士  羅升俊  EDA 
相關新聞
Synopsys在台灣設營運中心
Synopsys宣佈購併Avant!
Avant! 與Tower 半導體簽訂0.18微米Libraries 合作協定
Avant!六日在新竹舉辦2001 Mini DAC技術研討會
Avant!提供SiberCore HerculesII作0.15微米IC設計的實體驗證
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.21.44.115
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw