帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
PFI發表可供下載之低功耗設計方法指南
 

【CTIMES/SmartAuto 林佳穎 報導】   2008年03月25日 星期二

瀏覽人次:【2727】

Power Forward Initiative(PFI)宣佈發表低功耗設計實用指南:CPF使用經驗(A Practical Guide to Low-Power Design–User experience with CPF)。這份指南中的內容由PFI二十六家會員廠商提供,由數千小時實際設計經驗的精華萃取而成,範圍涵蓋各種低功耗設計與產品。這份指南提供詳細的範例,說明在全面的低功耗設計環境中,如何運用Si2(Silicon Integration Initiative)標準的Common Power Format(CPF),實現迅速、有效、最佳化的低功耗設計。這份指南可以在www.powerforward.org 提供線上閱覽與免費下載。

「Power Forward Initiative會員廠商運用Common Power Format處理業界最具挑戰性設計,進行的時間長達一年以上,某些案例甚至接近兩年。」Si2總裁兼執行長Steve Schulz表示:「這種經驗讓我們在實務方面有更深入的瞭解,我們所獲得的知識也多數應用在CPF v1.0版本中。現在這份使用者指南濃縮了這些專業知識,針對設計流程各階段的先進低功耗設計方法與實作情形,提供了按部就班、循序漸進的導引。」

「這份給IC設計師的指南,提供了Power Forward Initiative會員廠商的許多豐富的學習經驗。過去兩年以來,這些企業協助建立CPF規格,並且運用在先進低功耗設計流程上。」Cadence益華電腦Business Enablement事業群協理Pankaj Mayor表示:「這份指南對希望以最小的學習曲線,有效達到最佳功耗的工程師而言,絕對是相當珍貴的資料。」

關鍵字: 低功耗  益華電腦(CadenceSi2  Pankaj Mayor  Steve Schulz 
相關新聞
Cadence獲頒贈綠色系統夥伴獎 肯定協助台灣產業邁向綠色永續
【東西講座】3D IC設計的入門課!
Cadence:AI 驅動未來IC設計 人才與市場成關鍵
Cadence和NVIDIA合作生成式AI項目 加速應用創新
Cadence與Arm聯手 推動汽車Chiplet生態系統
comments powered by Disqus
相關討論
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
» 光通訊成長態勢明確 訊號完整性一測定江山
» 分眾顯示與其控制技術


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.133.146.94
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw