帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
西門子與SPIL合作為扇出型晶圓級封裝提供3D驗證工作流程
 

【CTIMES/SmartAuto 王岫晨 報導】   2023年06月13日 星期二

瀏覽人次:【2011】

西門子數位化工業軟體與矽品精密工業(矽品;SPIL)合作,針對 SPIL 扇出系列的先進(IC)封裝技術,開發和實作新的工作流程,以進行 IC 封裝組裝規劃與 3D LVS(layout vs. Schematic)組裝驗證。此流程將被運用於 SPIL 的 2.5D 和扇出封裝系列。

西門子與SPIL攜手為扇出型晶圓級封裝提供3D驗證工作流程
西門子與SPIL攜手為扇出型晶圓級封裝提供3D驗證工作流程

為了滿足全球市場對於高效能、低功耗、小尺寸 IC 的上漲需求,IC 設計中的封裝技術也變得日益複雜,2.5D 和 3D 配置等技術因應這種挑戰而出現。這些技術將一個或多個不同功能的 IC 與較高的 I/O 和電路密度相結合,因此必須能建立和檢視多個組裝和 LVS、連線關係、幾何形狀與元件間距情境。為了幫助客戶輕鬆部署這些封裝技術,SPIL 選用西門子的 Xpedition Substrate Integrator 軟體與 Calibre 3DSTACK 軟體,用於其先進扇出系列封裝技術的封裝規劃及 3D LVS 封裝組裝驗證。

矽品精密工業股份有限公司研發中心副總王愉博博士表示:「矽品所面對的挑戰是要開發和部署一個經過驗證且包括全面的 3D LVS 的工作流程,來進行先進封裝組裝規劃和驗證。西門子是該領域公認的領導廠商,擁有穩健的技術能力並獲得市場的認可。矽品將在今後的生產中使用與西門子共同打造的流程來驗證我們的扇出系列技術。」

SPIL 的扇出封裝系列能夠提供更大的空間,方便在半導體區域頂部進行更多 I/O 佈線,並經由扇出製程擴大封裝的尺寸,而傳統的封裝技術無法做到這一點。

西門子數位化工業軟體電路板系統高級副總裁 AJ Incorvaia 表示:「西門子很高興與 SPIL 攜手合作,為其先進封裝技術定義和提供必要的工作流程和技術。隨著 SPIL 的客戶繼續開發複雜性更高的設計,SPIL 與西門子也隨時準備好為其提供所需的先進工作流程,將這些複雜設計快速推向市場。」

關鍵字: 扇出封裝  LVS  西門子EDA 
相關新聞
西門子收購Insight EDA 擴展Calibre可靠性驗證系列
西門子EDA發佈Tessent RTL Pro 加強可測試性設計能力
西門子數位化工業軟體發表新方案 實現設計即正確的IC佈局
西門子與聯電合作開發3D IC hybrid-bonding流程
[西門子EDAxCTIMES] 應用自動化驗證工具消除線路圖設計錯誤
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BI5M7HRCSTACUKJ
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw