账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
能储存多重组态以及简化消费性电子与通讯产品应用

【CTIMES/SmartAuto 黃明珠报导】   2003年02月17日 星期一

浏览人次:【4557】

全球知名高效能积体电路解决方案厂商-柏士半导体(Cypress Semiconductor)近期推出第三代可编程时脉产生器Multiclock CY27EE16样本。新型Multiclock CY27EE16拥有一个内建的充电引擎,设计人员可以不使用外部编程电压也不需求助于外部编程人员,即能自行进行编程或重新编程已嵌入系统的元件。 Cypress提供搭配新型Cyber​​Clocks时脉开​​发工具的完整时序解决方案,可支援Cypress全系列编程时脉工具。

柏士半导体表示,新型CY27EE16可协助系统设计人员透过个人电脑的编程模拟环境与即时模式,进行客制化设计。 CY27EE16亦可透过符合业界标准的I2C介面进行现场编程,其内含2Kbit的EEPROM记忆体,负责储存时脉组态资料,亦搭载16Kbit的独立EEPROM记忆体,系统设计人员可运用这套「额外」的记忆体储存系统资讯,包括改版层级、服务代码、软体更新资讯、或任何其它可变更的资讯,且不需使用额外的记忆体晶片。此外,设计人员可运用16Kbit的记忆体在单一元件中建立多组时脉组态,例如客户可在任何时间储存8组不同的展频设定档。

Cypress公司时脉技术部门行销经理John Wunner 表示,「Cypress的时脉解决方案能协助各种应用产品节省成本与机板空间,其中包括各种消费性电子与通讯系统。我们将领导优势扩展至下一代时脉技术,不仅提供先进的功能,同时可大幅简化使用Cyber​​Clock软体研发工具的设计流程。」

柏士半导体表示,Cyber​​Clocks软体针对可编程时脉的设定提供一套「黑箱」作业模式,能有效简化时脉设计的流程。相较于传统针对熟悉锁相回路(phased-locked loop, PLL)技术的工程师所设计之软体,Cyber​​Clocks让没有任何PLL技术背景的人员都能参与研发工作,进而简化设定输入与输出时脉的需求,运算出最佳的组态。 Cyber​​Clocks软体内嵌的设计规则检查机制可确保PLL系统能在任何有效的编程条件与资料表参数下达到理想的稳定度。Cyber​​Clocks将Cypress整套时序软体工具(CyClocksRT、CyClocks、以及RoboConfig) 整合成操作简易的套装方案。

關鍵字: Cypress  John Wunner  定时器/频率产生器 
相关产品
Cypress快闪记忆体助力汽车及工业领域关键安全应用
贸泽供货Cypress PSoC 6 WiFi-BT Pioneer套件
贸泽供货Cypress最新蓝牙WICED评估板
Digi-Key供应SparkFun与 Cypress的PSoC 6感测器IoT 开发平台
贸泽正供应 Cypress WICED CYW43907评估套件
  相关新闻
» 经部A+企业创新研发淬炼 创造半导体及电动车应用产值逾25亿元
» 应材发表新晶片布线技术 实现AI更节能运算
» 工研院51周年「创新引航、共创辉煌」特展 打造日不落产业竞争力
» 工研菁英奖6项金牌技术亮相 创新布局半导体、5G及生医新市场
» SEMICON Taiwan将於9月登场 探索半导体技术赋能AI应用无极限
  相关文章
» 使用PyANSYS探索及优化设计
» 隔离式封装的优势
» MCU新势力崛起 驱动AIoT未来关键
» 功率半导体元件的主流争霸战
» NanoEdge AI 解决方案协助嵌入式开发应用

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK87T3T8WTOSTACUKI
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw