账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
联电与Cadence合作数字设计参考流程
 

【CTIMES/SmartAuto 陳果樺报导】   2004年09月09日 星期四

浏览人次:【2774】

联华电子与益华计算机(Cadence)共同宣布,针对以0.13微米及以下制程所设计的系统单芯片,合作推出数字设计参考流程。此设计参考流程所采用的IP组件库与内存,系来自于提供硅验证IP与ASIC设计服务的智原科技(Faraday Technology Corporation)。此RTL-to-GDSII设计参考流程运用联华电子的尖端技术,将高速晶体管与低漏电晶体管整合在同一个芯片上,并适用于有线及无线通信应用产品。以Cadence益华计算机Encounter数字IC设计平台为基础,这项设计参考流程已经通过联华电子0.13微米高速制程的验证。

“联华电子持续强化我们的系统单芯片晶圆专工解决方案组合,以帮助设计复杂系统单芯片的设计公司更快更成功推出其产品,”联华电子设计支持部部长刘康懋表示;“透过与Cadence益华计算机的紧密合作,我们可以确保其数字IC解决方案可与我们制程充分配合。”

这项设计参考流程结合了Cadence益华计算机的尖端技术,包括Encounter RTL Complier,First Encounter GPS (Global Physical Synthesis),NanoRoute,Fire & Ice QX,CeltIC-NDC,VoltageStorm和Assura物理验证。并使用了“以连接导线为首要考虑” (wires first)的方法以因应进行奈米设计时的关键难题,如时序收敛、讯号完整性与低功耗的要求。

“没有任何一家公司可以单独因应今日奈米设计上的挑战与产业分工,” Cadence益华计算机产业营销资深副总Jan Willis说,“并肩合作是促进客户成功的最重要因素。此数字设计参考流程在我们与联华电子持续不断的合作上,是另一个里程碑,让我们的客户能顺利达到上市时程的目标。”

關鍵字: 益华计算机  联华电子 
相关产品
Cadence推出全新Certus设计收敛方案 实现十倍快全晶片同步优化签核
Cadence推出Optimality Explorer革新系统设计 以AI驱动电子系统优化
Cadence数位、客制与类比流程 获台积电3奈米和4奈米制程认证
Cadence推出Tensilica浮点运算DSP系列 为运算密集应用提供可扩充效能
Cadence扩大支援高阶AI影像应用 新款DSP IP锁定手机与车用装置
  相关新闻
» Cadence获颁赠绿色系统夥伴奖 肯定协助台湾产业迈向绿色永续
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
  相关文章
» 3D IC 设计入门:探寻半导体先进封装的未来
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BOE5GRBCSTACUK3
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw