账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
Open-Silicon在ARM 双核心Cortex-A9处理器达到2.2 GHz效能
 

【CTIMES/SmartAuto 报导】   2012年11月15日 星期四

浏览人次:【3111】

益华计算机(Cadence Design Systems, Inc.)宣布,Open-Silicon半导体设计与制造公司善用Cadence Encounter RTL-to-signoff流程的创新,在ARM 双核心Cortex-A9处理器的28奈米硬化上达到2.2 GHz效能。

Open-Silicon运用以行动运算应用为目标的处理器核心专属的最新Encounter Digital RTL-to-signoff产品,包括RTL Compiler-Physical (RC-Physical)与Encounter Digital Implementation (EDI)系统。EDI系统配备先进的GigaOpt优化与Clock Current Optimization (CCOpt)技术,搭配RC-Physical,帮助缩减设计面积达10%、频率树功耗达33%以及整体漏电达27%,远胜过以前的制程,而且加速设计收敛达两个星期的时间。

Open-Silicon的芯片晋身尖端产品的行列,其中功耗、效能与面积(PPA)还有time-to-parts至关重要。Open-Silicon具备在许多行业的处理器设计实现的广泛经验,涵盖网络架构/电信、储存与运算,能够实现以ARM技术为基础的全方位SoC设计。现在客户可以透过在Open-Silicon与Cadence优化RTL-to-signoff流程善用以ARM技术为基础的设计卓越中心(Center of Excellence, CoE),在自己以ARM技术为基础的产品中达成睥睨群雄的效能与功耗效率。

Cadence Encounter RTL-to-signoff流程已经为以ARM处理器为基础的设计而优化,帮助设计团队达成优化PPA,实现全世界最先进的高效能和功耗效率的设计。这个流程包括Encounter RC-Physical、EDI系统与通过signoff验证的有效的Cadence QRC Extraction还有ETS。EDI系统中全新的GigaOpt技术调和众多CPU电源,更快速地产生高质量佳绩,远胜过传统优化引擎。此外,完善整合的CCOpt技术藉由逻辑/实体优化而实现频率树合成一致化,获致重大的PPA改善。

關鍵字: 益华计算机  Open-Silicon 
相关产品
Cadence推出全新Certus设计收敛方案 实现十倍快全晶片同步优化签核
Cadence推出Optimality Explorer革新系统设计 以AI驱动电子系统优化
Cadence数位、客制与类比流程 获台积电3奈米和4奈米制程认证
Cadence推出Tensilica浮点运算DSP系列 为运算密集应用提供可扩充效能
Cadence扩大支援高阶AI影像应用 新款DSP IP锁定手机与车用装置
  相关新闻
» Cadence获颁赠绿色系统夥伴奖 肯定协助台湾产业迈向绿色永续
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
  相关文章
» 3D IC 设计入门:探寻半导体先进封装的未来
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BP5GFL1CSTACUK2
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw