账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
JESD204B FPGA侦错软件加快高速设计速度
免费内建二维统计眼图扫描软件支持高速数据转换器至FPGA信号完整性的快速系统内验证。

【CTIMES/SmartAuto 报导】   2013年10月18日 星期五

浏览人次:【2155】

美商亚德诺公司,发布了一款基于FPGA的参考设计及配套软件和HDL原始码,该参考设计可降低整合JESD204B兼容转换器的高速系统的设计风险。该软件?JESD204B Xilinx收发器调试程序,可支持312.5Mbps至12.5Gbps的JESD204B数据转换器至FPGA串行数据接口和Xilinx (赛灵思)公司 7系列FPGA及Zynq-7000完全可编程SoC。它随ADI转换器免费提供,透过提供内建二维统计眼图扫描,帮助雷达数组、软件定义无线电以及其他高速系统的设计人员,更快地验证采用千兆收发器的JESD204B数据转换器至FPGA设计的信号完整性。

JESD204B FPGA侦错软件加快高速设计速度
JESD204B FPGA侦错软件加快高速设计速度

Xilinx高速I/O产品经理Revathi Narayanan表示:“ADI的JESD204B Xilinx收发器调试程序提供了内建眼图扫描功能,能以统计方法确定FPGA内部信号的完整性,有效强化量测流程。其他技术均针对FPGA封装的外部,并在Xilinx自动增益控制和均衡器模块处理之前采集信号,而ADI则利用Xilinx收发器内建眼图扫描功能,使开发人员可以监控FPGA内部JESD204B链路上的信号完整性和设计裕量,从而获得更加准确的结果。”

ADI的参考设计直接从7系列IBERT核心中内建的接收器裕量分析功能收集数据,并在FPGA或者ARM双核Cortex-A9 MPCore处理器之一的内部管理本地数据,在HDMI显示器上显示数据,或者经由以太网络将数据送至远程监控站。通常,其他扫描工具在芯片外部测量信号,需要使用昂贵的量测设备,或者需要透过JTAG传回数据,以便在实验室的主机/开发计算机上查看。

“实时”数据搜集功能可监控设备健康状态

替代型扫描工具一般透过生成?随机位流(PRBS)的方式来测量高速数据链路,而系统会在封闭开发环境中校验该?随机位流的位级正确性。这种方式并不描述设计的实际表现,也不说明设计是否可能濒临失败。ADI的参考设计使用流向FPGA的真实JESD204B串行数据来测量链路的稳健性。通过这种利用“实时”数据的方式,即使已在现场部署设计之后,也可监控信号的保真度,从而在产品的寿命周期内进行实时、预见性维护。

關鍵字: ADI 
相关产品
贸泽与ADI合作全新电子书探索电子设计电源效率与耐用性
ADI推出超低杂讯双输出DC/DC μModule稳压器
ADI O-RU叁考设计平台 助力设计人员缩短产品上市时间
ADI推出全新精密中等频宽讯号链平台 可连接多类型感测器
ADI推出长距离单对乙太网路解决方案 实现建筑和工厂自动化
  相关新闻
» 史丹佛教育科技峰会聚焦AI时代的学习体验
» 土耳其推出首台自制量子电脑 迈入量子运算国家行列
» COP29聚焦早期预警系统 数位科技成关键
» MIPS:RISC-V架构具备开放性与灵活性 满足汽车ADAS运算高度需求
» 应材於新加坡举行节能运算高峰会 推广先进封装创新合作模式
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» 超越MEMS迎接真正挑战 意法半导体的边缘AI永续发展策略
» 光通讯成长态势明确 讯号完整性一测定江山
» 分众显示与其控制技术
» 新一代Microchip MCU韧体开发套件 : MCC Melody简介

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BO2UX40QSTACUKH
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw