帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Mentor擴展可支援台積電5奈米FinFET與7奈米FinFET Plus 製程技術的解決方案
 

【CTIMES/SmartAuto 報導】   2018年11月20日 星期二

瀏覽人次:【2494】

Mentor今(20)天宣佈其Mentor CalibreR nmPlatform 與Analog FastSPICE (AFS) 平台已通過台積電7奈米 FinFET Plus 與最新版本的5奈米FinFET製程認證。此外,Mentor 持續擴展Xpedition Package Designer 和Xpedition Substrate Integrator 產品的功能,以支援台積電的先進封裝技術。

台積電設計建構行銷事業處資深處長Suk Lee表示:「台積電正與Mentor密切合作,藉由提供更多的功能在其EDA解決方案以支援我們新的5奈米與7奈米FinFET Plus製程,Mentor持續在台積電生態系統中帶來更高的價值。Mentor是我們多年來的重要策略夥伴,憑藉著西門子將持續為Mentor的電子設計自動化(EDA)技術進行策略性投資,將可協助雙方的共同客戶更成功地把新一代令人驚豔的IC技術創新帶到市場。」

適用於台積電5奈米與7奈米 FinFET Plus製程的Mentor Calibre nmPlatform

Mentor增強了Calibre nmDRC? 與 Calibre nmLVS?工具,以支援台積電7奈米FinFET Plus製程與最新版本的5奈米FinFET製程。Mentor持續提供台積電客戶所需的功能性與效能,以助其達到製造需求。Calibre nmDRC和Calibre nmLVS工具已可提供雲端服務,並且可有效運用於數千個CPU數量的伺服器方案供客戶使用。

Mentor的Caliber YieldEnhancer工具已通過台積電5奈米與7奈米 FinFET Plus製程認證。 Mentor和台積電已開發獨特的填充程式庫,可透過緊密控制填充形狀的位置來達到製造要求。結合Calibre YieldEnhancer工具的功能與台積電的Calibre填充設計套件(Fill Design Kit),可把填充率(insertion rate)提升至最高。

Calibre PERC? 可靠性平台不僅已通過台積電5奈米與7奈米 FinFET Plus製程認證,並新近增強了為台積電開發的PERC電路限制檢查,以協助台積電的客戶提升其設計的可靠性。

Mentor強化設計工具,以支援台積電的InFO_MS堆疊技術

Mentor持續增強其工具組合,以支援台積電的 InFO_MS(整合式扇出基板上記憶體)先進堆疊封裝技術。

除了能建立並管理複雜的元件間連接性,以及作為Xpedition Package Designer佈局的關鍵自動化功能之外,Mentor的Xpedition Substrate Integrator還擴展其功能,可以自動生成原始網表,以供Calibre 3DSTACK連接性檢查之用。

用於LVS、Calibre nmDRC的Calibre 3DSTACK?、用於介面耦合電容萃取的Calibre xACT、以及用於點對點(P2P)檢查的Calibre PERC工具也是TSMC InFO_MS參考流程的一部分。 這些增強功能為TSMC InFO_MS設計流程提供了全面性的建置和驗證解決方案。

適用於台積電5奈米FinFET 與7奈米FinFET Plus製程的Mentor AFS平台

FS平台,包括 AFS Mega 電路模擬工具,已通過台積電7奈米 FinFET Plus製程與最新版本的5奈米 FinFET製程認證。全球領先半導體業者的類比、混合訊號與射頻(RF)設計團隊都將能獲益於採用AFS平台,來驗證其採用最新台積電技術設計的晶片。

Mentor的IC部門執行副總裁Joe Sawicki表示:「Mentor很榮幸能與台積電合作繼續提供關鍵技術,讓我們的客戶可以更快地把IC創新推向市場。今年,台積電和Mentor共同提供解決方案,為我們的共同客戶提供越來越多的設計途徑,以便能夠快速為行動、高效能運算、汽車、人工智慧和物聯網/可穿戴市場開發晶片方案。」

關鍵字: 5奈米 FinFET  7奈米FinFET Plus  Mentor  台積電(TSMC
相關產品
Mentor的Analog FastSPICE和Symphony平台獲AI處理器公司Mythic採用
聯發科選用Nucleus RTOS開發下一代數據機技術
M31開發台積電28奈米嵌入式快閃記憶體製程IP
Mentor擴展可支援台積電5/7奈米FinFET Plus 製程技術的解決方案
Mentor與Teradyne推出ATE-Connect測試技術 大幅縮短晶片除錯與測試上線時間
  相關新聞
» SEMI SMG:2024年Q3矽晶圓出貨量增6% 終端應用發展冷熱不均
» 用生成式AI教機器狗跑酷 讓機器人表現更上一層樓
» 安森美與伍爾特電子攜手 升級高精度電力電子應用虛擬設計
» 微軟啟動「AI+ Taiwan」計畫 在台資料中心正式啟用
» 經濟部深化跨國夥伴互利模式 電子資訊採購連5年破2千億美元
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
» 光通訊成長態勢明確 訊號完整性一測定江山
» 分眾顯示與其控制技術
» 新一代Microchip MCU韌體開發套件 : MCC Melody簡介

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BI7ZW1UUSTACUKH
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw