帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
柏士半導體供應CPLD
將有助網路高速傳輸

【CTIMES/SmartAuto 報導】   2001年09月06日 星期四

瀏覽人次:【2078】

通訊IC大廠美商柏士半導體(Cypress)宣布,開始供應全球最大的精密型可編程邏輯裝置(CPLD)Delta39K200,預計9月量產,將有助多種網路核心元件,以最高的網路傳輸速度進行通訊溝通。

Cypress台灣分公司總經理王春山表示,Delta39K CPLD在產品密度達到可編程邏輯陣列產品 (FPGA)的水準下,提供高速、可預測時脈、使用簡易等優勢。CPLD搭配嵌入式通訊記憶體,能使設計者迅速建置出各種設計者需要的資料處理功能,如封包處理、編碼/解碼、以及錯誤修正回傳等。

王春山表示,透過Delta39K,單晶片系統的設計可提供路由器、基地臺及各種儲存網路介面卡的設計者理想的解決方案。

Delta39K CPLD採用CPLD先進的0.18微米、六層金屬技術製程,Delta39K晶粒以創新的封裝規格與嵌入式非揮發性快閃記憶體晶片搭配,結合成非揮發性解決方案,以及不需配合外部開機PROM的特殊功能。20萬個邏輯閘的Delta39K200 元件已開始供應樣本,預計於2001年9月量產。

關鍵字: CPLD  柏士半導體  可編程處理器 
相關產品
Altera榮獲中興通訊公司的最佳技術支援獎
Actel推出基於IGLOO FPGA的可攜控制解決方案
Altera全新MAX IIZ CPLD實現零功率消耗
Altera低成本低功率消耗CPLD擴展可攜式市場
Cypress新I2C Port Expander元件具非揮發性組態
  相關新聞
» 日本SEMICON JAPAN登場 台日專家跨國分享半導體與AI應用
» MONAI獲西門子醫療導入應用 加快部署臨床醫療影像AI
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.13.59.36.9
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw