帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 產品 /
Xilinx推出新版PlanAhead 8.2設計套件
強化65奈米Virtex-5 FPGA平台之效能優勢

【CTIMES/SmartAuto 黃明珠報導】   2006年09月17日 星期日

瀏覽人次:【714】

Xilinx(美商賽靈思)宣布推出全新PlanAhead 8.2版的層級化設計與分析軟體,可支援其最新Virtex-5 LX的65奈米FPGA系列產品。搭配使用Xilinx ISE設計工具,PlanAhead 8.2軟體可提供比同級競爭產品多出兩個速度等級的效能與成本優勢。

PlanAhead 8.2運用Virtex-5 LX ExpressFabric技術、550MHz DSP48E Slice以及彈性Clock Management Tile (CMT)的獨特優勢,提供了前所未有的效能。此外,PlanAhead 8.2亦具備一項強大而準確的訊號完整度分析能力,與強化的圖形介面,使設計業者能夠快速評估多項設計建置策略,以加速時序收斂。

PlanAhead 8.2提供可檢查加權平均同步轉換輸出(WASSO)分析限制的功能。此全新功能將使設計業者更輕易地限制FPGA元件輸出端的即時接地雜訊,並避免由FPGA元件所驅動之其他裝置產生運作上的錯誤。如此一來,設計業者可以更有效率的管理I/O儲存區上的接地雜訊,以獲得更高的訊號完整度。

PlanAhead 8.2進一步強化ExploreAhead設計開發工具的效能,讓使用者可針對其不同的設計電路圖,來進行多項建置專案,以達到最佳的效果。這些功能可以置放在佇列中,或當多個處理器可被運用時,則可選擇平行運作。此外,ExploreAhead工具提供改良的使用手冊管理、程序管理、以及在ISE環境下與FPGA位元流產生應用程式的整合。

其它PlanAhead 8.2的功能強化部分包括:改良的實體限制管理,以及在更簡化的設計開發與電路圖環境下,檢視IO對於針腳特性。

PlanAhead軟體能加快合成與邏輯配置(place-and-route)作業,讓設計業者能夠進一步掌握與了解如何完成設計建置工作,並以最少的設計步驟,達到Fmax的預期目標。此款工具提供設計業者一個層級化的設計方法,不僅藉以降低線路壅塞、簡化時脈與互連的複雜度,且提供更多的建置方法,以防範下游產生問題。

全新PlanAhead 8.2軟體適用於所有主要的作業系統,為Xilinx ISE設計套件的選擇之一。單一用戶的授權金與訓練課程費用為5,995美元起。Xilinx亦開始提供多人使用授權以及訓練套裝課程。

關鍵字: FPGA  Xilinx(賽靈思可編程處理器 
相關產品
AMD為成本敏感型邊緣應用打造Spartan UltraScale+產品系列
Microchip PolarFire FPGA採用先進安全架構 通過英國國家網路安全中心審查
萊迪思以Lattice Drive解決方案拓展軟體產品 加速汽車應用開發
Microchip整合開發套件加速FPGA 衛星系統設計
萊迪思全新Avant FPGA平台提供低功耗和先進互連
  相關新聞
» 意法半導體於義大利打造世界首座一站式碳化矽產業園區
» 台達與德儀攜手成立實驗室 佈局先進電動車電源系統
» SEMICON Taiwan將於9月登場 探索半導體技術賦能AI應用無極限
» 工研院探討生成式AI驅動半導體產業 矽光子與先進封裝成關鍵
» 安森美於捷克打造端到端碳化矽工廠 完備先進功率半導體供應鏈
  相關文章
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.191.238.161
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw