账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
工研院邀集多家业者成立IP标准制定联盟
 

【CTIMES / SMARTAUTO ABC_1 报导】    2003年04月09日 星期三

浏览人次:【2213】

为促进国内IP(矽智财)重复使用率之提升与共通标准的建立,工研院系统晶片技术发展中心(STC)日前主导成立「矽智财验证(IP Qualifica-tion)标准制定联盟」,除邀请与台积电、联电、联发科、智原、凌阳等12家半导体上中下游厂商共同参与,并推选源捷科技总经理魏益盛担任首届主任委员。

「矽智财验证(IP Qualifica-tion)标准制定联盟」,是由工研院系统晶片技术发展中心、国家晶片系统设计中心及中山科学研究院以法人角色协助推动,未来将由IP设计方针、认证环境、交易规则等方面着手,制定软硬体的标准资格蓝图,作为国内IP交换及分享的依据。联盟宣布将在今年7月推出草案、并于8月公告1.0版的标准,9月即可进行试证及评估阶段。

工研院电通所长兼任系统晶片技术发展中心主任林宝树指出,目前我国IC设计业产值达1478亿元,排名世界第二位,占全球IC设计产值约27.8%,然而产品附加价值不高,许多关键IP仍掌握在欧美大厂手中,​​因此建立国内IC产业的IP验证标准,作为IP品质评比与交换的凭借,以提升产品附加价值,是台湾IC产业提升国际竞争力的重要任务。

经济部技术处顾问俞贵馨表示,希望藉由此一联盟的成立,可整合包括中科院、国家晶片系统设计中心、晶圆代工厂商、IP Mall厂商、IC设计厂商、设计服务厂商等各界资源,达成共同规范及制定SoC IP验证相关标准的目标,以促进台湾与世界SoC产业界的IP流通。

關鍵字: 台積電  联电  联发科  智原  凌阳  源捷  工研院系統晶片技術發展中心  魏益盛  林宝树  俞贵馨  其他電子邏輯元件 
相关新闻
2025国际固态电路研讨会展科研实力 台湾21篇论文入选再创新高
新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
Ansys、台积电和微软合作 提升矽光子元件模拟分析速度达10倍
台积电扩大与Ansys合作 整合AI技术加速3D-IC设计
联发科发表3奈米天玑9400旗舰5G晶片 采用Arm v9.2 CPU架构
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» 挥别制程物理极限 半导体异质整合的创新与机遇
» 跨过半导体极限高墙 奈米片推动摩尔定律发展
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CK3Z5RCSSTACUKO
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw