帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Fujitsu 也採用Cadence SP&R 設計工具
成功製作一百六十萬閘,266MHz的嵌入式微處理晶片光罩

【CTIMES/SmartAuto 黃明珠 報導】   2001年02月05日 星期一

瀏覽人次:【1237】

益華電腦(Cadence)宣佈富士通(Fujitsu)公司的電子元件事業部,已成功地使用Cadence的SP&R Synthesis/place-and-route)設計工具完成微處理器晶片的光罩(Tapeout)製作。Fujitsu的FR-V微處理器設計團隊應用Cadence的Physically Knowledgeable Synthesis(PKS)實體合成與Silicon Ensemble PKS(SE-PKS)最佳化佈局暨繞線place and route)工具,開發出Fujitsu的超長指令字元(VLIM)架構微處理器家族中,至今所保持最高運作頻率的嵌入式產品。

益華電腦表示,Fujitsu的工程師以親身的經驗,實際證實PKS可完全達成最新一代以0.18微米製程研發的FR500系列微處理器晶片,所要求的各項時序限制條件。借助PKS的自動化設計流程,Fujitsu的設計小組在最短的時間內,迅速實現預定的266MHz時脈目標。PKS工具中的實體認知合成技術緊密地接合預繞線與後繞線間的時序誤差,一次完成時序收斂的結果,免除重覆設計的風險。這顆最新的高速嵌入式微處理器將可運用於資訊家電、印表機、傳真機、數位電視與消費性媒體機頂盒(Set-top box)等系統內,作為數位傳播訊號的接收與解碼核心元件。其中PKS一共對八個各超過20萬閘的邏輯電路方塊執行平面規劃(Floor planning)作業,這八個電路方塊卻已代表全部一百六十萬閘積體電路中的絕大部分任意邏輯(random logic)組合。PKS與後繞線時序間產生的相關誤差值不到二個百分比。最後,PKS加上SE-PKS更幫助Fujitsu有效地壓縮了六週的設計時程。

關鍵字: 益華電腦(Cadence富士通  EDA 
相關新聞
Cadence獲頒贈綠色系統夥伴獎 肯定協助台灣產業邁向綠色永續
【東西講座】3D IC設計的入門課!
Cadence:AI 驅動未來IC設計 人才與市場成關鍵
富士通入選GENIAC研發計畫 發展具邏輯推理能力的大型語言模型
Cadence和NVIDIA合作生成式AI項目 加速應用創新
comments powered by Disqus
相關討論
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 最佳化大量低複雜度PCB測試的生產效率策略
» 確保裝置互通性 RedCap全面測試驗證勢在必行
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.138.32.53
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw