帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
ASML助晶圓代工簡化工序 2025年每晶圓用電降30~35%
 

【CTIMES/SmartAuto 陳念舜 報導】   2024年09月06日 星期五

瀏覽人次:【1422】

因AI人工智慧驅動半導體需求,全球晶片微影技術領導廠商艾司摩爾(ASML)今(6)日於SEMICON Taiwan 分享新一代高數值孔徑極紫外光(High NA EUV)微影技術,並表示將協助晶片製造商簡化製造工序、提高產能,並降低每片晶圓生產的能耗。

ASML High NA EUV 產品管理副總裁 Greet Storms
ASML High NA EUV 產品管理副總裁 Greet Storms

基於全球半導體產值到2030年可望將達1兆美元,依SEMI預估AI驅動的半導體產業成長,將占5成以上。為了持續使晶片微縮成本更具效益,推動摩爾定律的進展。ASML今日也分享其最新一代 High NA EUV 微影技術。

透過採用最新光學元件,將數值孔徑(numerical aperture)從0.33提升至0.55,以提供更高成像解析度;臨界尺寸(critical dimension, CD)可達到8nm,讓晶片製造商可以在同樣單位面積的晶片上,實現較現今高出2.9倍的電晶體密度;且成像對比度較上一代0.33 NA EUV提高 40%,可大幅降低成像缺陷。

ASML High NA EUV產品管理副總裁Greet Storms也表示,作為半導體生態系的一員,ASML透過持續開發最新微影技術,且與我們的合作夥伴不斷創新,幫助晶片製造商能夠以更具成本效益的方式量產尺寸更小、功能更強、更低功耗的晶片。包含透過導入High NA EUV,客戶將可減少量產邏輯和記憶體晶片的製造工序,進而顯著降低製程缺陷、成本和生產週期。

Greet Storms說:「High NA EUV(0.55 NA)將與現行的EUV(0.33 NA)在設計方面有通用性,可降低客戶的導入風險和研發成本。」目前High NA EUV微影系統已於去年底開始陸續出貨,產能預計每小時可曝光超過185片晶圓,將支援2奈米以下邏輯晶片及具有相似電晶體密度的記憶體晶片量產。

此外,當半導體產業透過生產更快、更強大、同時又節能且價格可負擔的晶片,實現物聯網的世界。卻也帶來相對應的付出,例如能源消耗。ASML則不斷致力透過研發創新降低能源消耗,透過與客戶密切合作,在提高生產力的同時,減少製造每片晶圓所產生的能耗。根據ASML 2023年報,從2018~2023年,ASML EUV曝光每片晶圓的能耗減少了近40%;更希望到了2025年,再減少30~35%能耗。

為了讓晶片製造商用更具成本效益的方式生產尺寸更小、功能更強、更節能的晶片,ASML還提供全方位微影解決方案,包括微影系統和應用產品,同時為先進製程和成熟製程客戶提供具成本效益的解決方案來支援所有應用。

依ASML預估,客戶若在先進製程晶片製造中導入包括EUV和High NA EUV微影系統,將可簡化製程工序、減少光罩數量,提升產能和良率,進而降低生產每片晶圓的用電量。估計到了2029年,使用ASML微影技術生產每一片晶圓使用的100度電,將為整體製程節省200度電。

關鍵字: 半導體  ASML 
相關新聞
應材於新加坡舉行節能運算高峰會 推廣先進封裝創新合作模式
HLF高峰會首次移師新竹工研院 吸引全球10大創新生態系代表齊聚台灣
ASML:高階邏輯和記憶體EUV微影技術的支出可達兩位數成長
台灣領航A-SSCC將邁向20年 台灣區獲選論文搶先發表
巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
comments powered by Disqus
相關討論
  相關文章
» 進入High-NA EUV微影時代
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» 未來無所不在的AI架構導向邊緣和雲端 逐步走向統一與可擴展
» MCU新勢力崛起 驅動AIoT未來關鍵


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.142.212.119
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw