账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
新思科技的实体合成整合于NEC的阶层式设计流程当中
 

【CTIMES / SMARTAUTO ABC_1 报导】    2002年01月10日 星期四

浏览人次:【744】

新思科技(Synopsys)十日宣布其Chip Architect 与 Physical Compiler(TM) 产品已经整合于NEC科技的阶层式设计流程当中,此项整合成功地实现使用NEC的0.13微米制程完成五百万逻辑闸、166 MHz 多媒体大规模集成电路(LSI)的芯片设计。在接下来的几项计划当中,NEC已经决定在其全球世界各地的设计中心,全面落实将Chip Architect 与 Physical Compiler(TM)整合于其阶层式的设计流程当中。此举将可为复杂的数百万逻辑闸系统单芯片设计提供NEC最先进的硅晶技术─CB12(0.13微米制程) 以及更小的制程。

NEC科技系统大规模集成电路(LSI)设计工程部首席经理Yoshitada Fujinam表示,「NEC 了解,支持更大规模的复杂芯片设计之设计环境,是能满足客户需求的最重要设计因素。而藉由实际使用NEC包含新思科技实体合成阶层式设计流程的0.13微米制程来设计五百万逻辑闸、166 MHz 多媒体大规模集成电路(LSI)的芯片,我们确定:这项新的设计方法不只能够支持设计环境的规模大小,同时还提供了我们所曾经历过最佳的时序收敛。有鉴于此,以及其他许许多多的成功案例所示,NEC已经决定将Chip Architect 与Physical Compiler(TM) 纳为我们新一代阶层式设计流程的主要部分。」

新思科技表示,在使用Physical Compiler进行逻辑合成与配置之前,NEC 倚赖Chip Architect来进行来设计规划与分析。而藉由使用Physical Compiler来进行区块与芯片层级的时序收敛,NEC 已经发展出一套全芯片时序收敛的方法。

新思科技实体合成事业单位副总裁暨总经理Sanjiv Kaul表示,「NEC先进的硅晶技术,加上其成功设计出众多复杂特殊应用芯片 (ASICs) 之悠久历史,已经使NEC成为业界的领导先驱,NEC选择新思科技逻辑合成方法为其标准的0.13微米制程阶层式设计方法之核心,对于这项技术而言,无疑是一个很强而有力的背书。」

關鍵字: 新思科技  NEC  LSI设计  EDA 
相关新闻
是德、新思和Ansys共同开发支援台积电N6RF+制程节点射频设计迁移流程
NEC与能火、微软推出全球首个「生成式AI贝多芬」
新思科技与台积电合作 在N3制程上运用从探索到签核的一元化平台
新思科技针对台积电N5A制程技术 推出车用级IP产品组合
新思科技协助越南IC设计人才培育与发展
comments powered by Disqus
相关讨论
  相关文章
» 开启边缘智能新时代 ST引领AI开发潮流
» ST以MCU创新应用技术潮流 打造多元解决方案
» ST开启再生能源革命 携手自然迎接能源挑战
» ST引领智慧出行革命 技术创新开启汽车新纪元
» ST:精准度只是标配 感测器需执行简单运算的智慧功能


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK85E1QFY2MSTACUK6
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw