帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Tensilica與Cadence合作建立CPF參考設計
 

【CTIMES/SmartAuto 王岫晨 報導】   2008年10月08日 星期三

瀏覽人次:【10572】

Tensilica宣佈與Cadence合作,根據Tensilica的330HiFi音頻處理器和388VDO視訊引擎,為其多媒體子系統建立通用功耗格式(CPF)的低功耗參考設計流程。Cadence和Tensilica的工程師合作使用完整的Cadence低功耗解決方案(包括Encounter RTL Compiler全局綜合,Encounter Conformal Low Power和SoC Encounter RTL-to-GDSII系統),為Tensilica多處理器音頻/視訊的平台實現低功耗設計方案。

388VDO視訊引擎是完全可配置的編解碼處理器,支援多標準、多解析度的視訊。330HiFi音頻處理器和388VDO視訊引擎都是針對手持移動設備和個人媒體播放器(PMPs)而設計。現在,SoC設計師可採用Cadence低功耗解決方案實現Tensilica的參考設計,為功耗敏感的手機應用實現最低功耗。

Tensilica戰略聯盟總監Chris Jones表示,結合Tensilica IP和Cadence低功耗解決方案,為客戶配備建立低功耗、隨身多媒體晶片所必須的所有工具和技術。在廣泛部署通用功率格式的基礎上使用此參考設計流程,Tensilica的客戶在採用最先進的技術進行低功耗的設計時能節省寶貴的設計時間。

Cadence業務部集團總監Pankaj Mayor 表示,Tensilica積極參與了Power Forward Initiative計劃,旨在設計和生產更多的低功耗電子設備,經過驗證的項目表明,通過參照具備Tensilica處理器和Cadence低功耗解決方案的通用功率格式功能的設計,多媒體晶片設計人員能夠加快超低功耗產品的上市。

對於330HiFi 和 388VDO用戶,Tensilica將為Encounter RTL Compiler全局綜合,Encounter Conformal Low Power和SoC Encounter RTL-to-GDSII系統提供範例參考腳本,併為388VDO處理器提供通用功率格式描述功率的樣本文件。通用功率格式(CPF)流程包將在2008年第四季上市。

關鍵字: CPF  Tensilica  益華電腦(Cadence音效處理器  影像處理器 
相關新聞
【東西講座】3D IC設計的入門課!
Cadence:AI 驅動未來IC設計 人才與市場成關鍵
Cadence和NVIDIA合作生成式AI項目 加速應用創新
Cadence與Arm聯手 推動汽車Chiplet生態系統
Cadence收購BETA CAE 進軍結構分析領域
comments powered by Disqus
相關討論
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.138.172.222
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw