帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Cypress推出CPLD元件設計環境
提供PC桌上型驗證機制最高設計附加價值

【CTIMES/SmartAuto 陳明松報導】   2001年12月11日 星期二

瀏覽人次:【2115】

美商柏士半導體(Cypress)宣佈推出一套原型機板,可支援Cypress Delta39K?系列CPLD與其它可編程裝置,並為設計人員提供一套低成本、以PC平台為基礎的開發系統,可提供透過實際硬體運作加以檢驗設計方案的優秀性能。Cypress台灣分公司總經理王春山表示:「CypressDelta39K CPLD將可編程邏輯與相位鎖定迴路(PLL)、記憶體、生產技術與製程科技,匯整成為一系列創新的可編程通訊元件,並具備Cypress CPLD著名的高速傳輸速度、可預測時序機制、使用簡易、非揮發記憶體及領先業界的元件密度等優勢。Delta39K系列產品是Cypress進攻網路、儲存網路和無線通訊基礎建設等市場的重要元件,這款原型機板將提供全球各地的系統研發業者,在機板研發上建置出全球最大的CPLD元件。」

CypressDelta39K CPLD
CypressDelta39K CPLD

WarpISR 編程工具組CY3620R61可透過原型機板、ISR編程軟體、UltraISR編程連結線及PC,讓使用者可輕鬆設計Ultra37000、Ultra37000V、Delta39K或可編程序列介面(Programmable Serial Interface?,PSI?)等各種可編程元件,若與其它研發工具結合建置有Cypress Warp?研發環境或真實系統重編程功能軟體(In-System Reprogrammability?,ISR?)的機板,更可提供研發人員一套完整的桌上型電腦研發方案,包含從設計一直到矽元件製造完成的所有作業過程。

王春山:「設計師可利用整套的研發工具,協助他們利用桌上型電腦平台完成從軟體到矽元件製造的所有設計流程。」

關鍵字: 美商柏士半導體股份有限公司  王春山  可編程處理器 
相關產品
Cypress推出高效能QuadPort DSE系列解決方案
Cypress推出搜尋管理輔助微處理器
Cypress推出單晶片LAN PHY
Cypress推出16 Mbit非同步SRAM
Cypress推出支援AMD平台的時脈產生器
  相關新聞
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力
» 國科會促產創共造算力 主權AI產業專區落地沙崙
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.128.201.207
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw