專業電子零組件代理商益登科技所代理的Silicon Laboratories宣佈推出Si5320 Cesium SONET/SDH精準時脈乘法器,它是業界第一顆能產生極低抖動參考時脈信號的元件,高速SONET/SDH光線路連接埠電路卡和轉頻器模組都需要乾淨的時脈信號。Si5320的面積只有9 x 9平方釐米,比採用時脈產生器模組或離散類比鎖相迴路的現有解決方案小五倍;此外,它還採用Silicon Lab專利的DSPLL技術,可將信號抖動幅度降至業界領先水準,在OC-192應用中的典型均方根值只有0.25微微秒,遠超過OC-48、OC-192和10 Gb乙太網路目前對參考時脈信號抖動幅度的嚴格要求。
Si5320把低抖動時脈合成電路的設計複雜性與製造問題減至最少,它可以接受六組頻率介於19至622 MHz間的不同時脈輸入,然後產生中心頻率為19、155或622 Mhz的標準SONET/SDH參考時脈。針對長距離應用需求,Si5320也整合所有必要電路,可在標準SONET/SDH參考時脈頻率和等效15/14前向錯誤修正(FEC)頻率之間轉換,讓設計人員以一顆Si5320晶片取代兩組鎖相迴路,大幅降低電路板面積、功率消耗和電路複雜性。
Silicon Labs光網部門副總裁暨總經理Jim Templeton表示,隨著Si5320推出,Cesium系列已能支援SONET/SDH光網設備的所有時脈應用;此產品線使用Silicon Labs的DSPLL技術,只須單顆晶片即可提供最先進的時脈產生功能,不但工作效能等於或超過採用離散元件或模組的其它類似解決方案,還可以節省大量的設計時間、電路板面積和電力消耗。Cesium家族受到市場熱烈的歡迎,Silicon Labs對此感到非常振奮;全球主要光學設備廠商中,已有三十多家採用或正在評估新推出的Si5320元件。
以Silicon Labs的DSPLL技術為基礎,Si5320可產生抖動幅度極小的時脈信號,以前只有使用高價石英晶體壓控振盪器的離散式類比鎖相迴路才有此能力;傳統鎖相迴路架構常包含一些非常敏感的類比組件,DSPLL專利應用架構卻透過數位信號處理技術,以數位電路來取代這些類比零件,讓Si5320只須單顆晶片即可提供領先業界的極低信號抖動效能,這可以節省電路板面積,讓電路板零件佈局更簡單,並且消除類比鎖相迴路的雜訊進入點,大幅降低時脈信號的抖動幅度。
高速光線路卡和轉頻器模組需要更乾淨時脈信號,為滿足此項日益嚴格要求,Si5320特別提供使用者可選擇的迴路濾波器,頻寬可設為200、800或6,400 Hz;透過窄頻帶鎖相迴路功能,使用者可根據應用需求設定抖動衰減幅度,這是現有時脈產生解決方案無法達到的。