帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
萊迪思半導體的FPGA功能安全性設計流程可加速IEC61508認證
 

【CTIMES/SmartAuto 編輯部報導】   2015年03月03日 星期二

瀏覽人次:【5470】

萊迪思半導體推出基於Lattice Diamond設計工具的功能安全性設計流程解決方案。該方案獲得全球安全和品質測試領域獨立機構TUV-Rheinland的認證,讓使用者能夠簡化並加速適用於各類應用的IEC61508安全性認證並加快產品上市時程。

/news/2015/03/03/1711312910S.jpg

萊迪思半導體產品和區域市場資深總監Jim Tavacoli 表示,經過認證的萊迪思功能安全性設計流程能幫助設計工程師在開發安全攸關的設計時遵循最新的安全設計方法,以加速認證流程並降低設計成本。

IEC61508已成為功能安全性認證領域的國際標準,多個業界標準均源自於他。本解決方案由1個設計流程和必要的開發工具組成,確保各類應用符合安全完整性等級3認證(Safety Integrity level 3)。該功能安全性設計流程解決方案包含:Lattice Diamond設計工具套件,其有完整的設計和驗證流程,包含萊迪思綜合引擎(Lattice Synthesis Engine)以及協力廠商工具,如Aldec Active-HDL模擬器和Synopsys Synplify Pro綜合工具 以及安全性使用手冊(Safety User Manual)。該解決方案涵蓋萊迪思FPGA產品系列包含非揮發性產品 (MachXO、MachXO2以及LatticeXP2)和SRAM型產品 (LatticeECP2、 LatticeECP2M及LatticeECP3)。

關鍵字: FPGA  安全性設計  IEC61508  認證  綜合引擎  萊迪思半導體  系統單晶片 
相關產品
AMD Instinct MI325X加速器提 提供HBM3E記憶體容量
是德科技可攜式800GE桌上型系統 適用於AI和資料中心互連測試
AMD擴展Alveo產品系列 推出纖薄尺寸電子交易加速卡
AMD全新Ryzen AI PRO 300系列處理器 為新一代商用PC挹注動能
AMD為成本敏感型邊緣應用打造Spartan UltraScale+產品系列
  相關新聞
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力
» 國科會促產創共造算力 主權AI產業專區落地沙崙
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.147.62.5
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw